PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

A gdyby tak posterować prądem ...

Autorzy
Treść / Zawartość
Identyfikatory
Warianty tytułu
Języki publikacji
PL
Abstrakty
PL
18 kwietnia 2011 r. minęła X rocznica śmierci prof. dr hab. inż. Andrzeja Guzińskiego, pomysłodawcy, założyciela i pierwszego dziekana Wydziału Elektroniki Politechniki Koszalińskiej. Będąc studentem pierwszego naboru elektroniki w naszym Wydziale poznałem prof. A. Guzińskiego, uczestniczyłem w Jego wykładach a dzisiaj kontynuuję także pracę badawczą zapoczątkowaną przez Niego. Niech niniejszy tekst będzie sprawozdaniem z działalności naukowej całego zespołu osób, które swoim zaangażowaniem i pracą przyczyniły się do rozwoju idei bramki prądowej, wymyślonej przez profesora Andrzeja Guzińskiego.
Słowa kluczowe
Rocznik
Tom
Strony
9--28
Opis fizyczny
Bibliogr. 15 poz., rys., tab.
Twórcy
autor
  • Wydział Elektroniki i Informatyki Politechniki Koszalińskiej, ul. Śniadeckich 2, 75–411 Koszalin
Bibliografia
  • 1. A. Guziński, A. Kiełbasiński, “Current–Mode Digital Circuits Operating in Mixed Analog–Digital Systems”, Proc. of the XVIII-th National Conference on Circuit Theory and Electronic Networks, pp. 317–322, Kołobrzeg 1995.
  • 2. G. Blakiewicz, Porównanie właściwości układów tłumienia zakłóceń podłożowych, VI Krajowa konferencja Elektroniki: materiały konferencji, Darłówko wschodnie, 11-13 czerwca 2007, T. ½, Darłówko wschodnie, 11-13 czerwca 2007, s. 149-154.
  • 3. Guziński A., Pawłowski P. “Current-mode digital circuits for low-voltage mixed analog-digital systems”, Proc. 6-th Int.Conf. Mixed design of integrated circuits systems, MIXDES’99 , Kraków, Poland, 1999, pp.369-372.
  • 4. P. Pawłowski, „Ocena przydatności bramek cyfrowych pracujących w trybie prądowym w mieszanych systemach analogowo–cyfrowych”, rozprawa doktorska, Politechnika Koszalińska Wydział Elektroniki, Koszalin 2004.
  • 5. A. Guziński, P. Pawłowski, D. Czwyrow, J. Kaniewski, O. Maslennikow, N. Maslennikowa, D. Rataj, ”Design of Digital Circuits with Current-Mode Gates”, Bulletin of the Polish Academy of Sciences, Technical Sciences, Vol. 48, No. 1, pp. 73-91, 2000.
  • 6. O. Maslennikow, A. Guziński, J. Kaniewski, R. Berezowski, “Rules of Current-mode Digital Circuit Design and Analysis”, Proc. of the XXII Nat.Conf. on Circuit Theory and Electronic Networks - KKTOiUE, pp. 149-154, Stare Jabłonki 1999.
  • 7. O. Maslennikow, „Minimalizacja funkcji logicznych w algebrze bramek prądowych”, Prace IV Krajowej Konferencji Elektroniki, KKE’2005, pp., Kołobrzeg 2005.
  • 8. O. Maslennikow, N. Maslennikowa, P. Pawłowski, M. Rajewska, R. Berezowski, “Hardware realization of the modular Exponentiation operation in cryptographic systems based on binary and multivalued logic”, 16th Internation Conference Mixdes 2009, pp. 210–214, June 2009, Łódź.
  • 9. Łuczak R., Rajewska M. „Wielowejściowe bramki prądowe”, Eelektronika - Konstrukcje, Technologie, Zastosowania2011/9, Sigma–NOT Warszawa, 2011.
  • 10. M. Białko, O. Maslennikow, N. Maslennikowa, P. Pawłowski, „Układy cyfrowe zbudowane z bramek prądowych: stan obecny, perspektywy rozwoju i zastosowania”, Elektronika - konstrukcje, technologie, zastosowania, nr 12, str. 38-43, 2004r.
  • 11. O. Maslennikow, “Approaches to Designing and Examples of Digital Circuits Based on the Current-Mode Gates”, Data Recording, Storage & Processing, Vol.3, No.2, pp. 84-98, 2001.
  • 12. O. Maslennikow, M. Rajewska, R. Berezowski, “Hardware Realization of the AES Algorithm S-Block Functions in the Current-Mode Gate Technology”, Proc. 9-th Int. Conf. Experience of Designing and Application of CAD Systems in Microelectronics, CADSM’2007, IEEE Catalog Number 07EX1594, pp.211-217, Lwów-Polyana, 2007.
  • 13. M. Rajewska, R. Berezowski, O. Maslennikow, „Realizacja S-bloków systemu kryptograficznego DES na bramkach prądowych”, Prace XII Konferencji Krajowej „Komputerowe wspomaganie badań naukowych”, KOWBAN’2005, pp. 121-126, Polanica-Zdrój.
  • 14. R. Łuczak, „An application of a N-P switch for a construction of current-mode gates”, Proc. of 18-th Int. Conf. Mixed Design of Integrated Circuits and Systems, Mixdes 16–18 June 2011, Gliwice, p.p.243–247.
  • 15. Weidong Liu, Xiaodong Jin, James Chen, Min-Chie Jeng, Zhihong Liu, Yuhua Cheng, Kai Chen, Mansun Chan, Kelvin Hui, Jianhui Huang, Robert Tu, Ping K. Ko and Chenming Hu „BSIM3v3.2.2 MOSFET Model, Users’ Manual”, Department of Electrical Engineering and Computer Sciences, University of California, Berkeley, CA 94720, 1999.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-fb8f4655-f30a-4f10-97f1-6b5d08890022
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.