PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Projektowanie procesora sekwencyjnego i symulacja w środowisku MATLAB/Simulink

Autorzy
Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
EN
Sequential processor design and simulation in MATLAB/Simulink environment
Języki publikacji
PL
Abstrakty
PL
W artykule omówiono projekt procesora dedykowanego do realizacji tabeli przejść i wyjść dowolnego automatu sekwencyjnego. Celem budowy było skonstruowanie procesora o jak najprostszej budowie reprezentującego podstawowe cechy procesora oraz zaprojektowanie takiego procesora i uruchomienie w środowisku matlab simulink. Do budowy automatów kombinacyjnych zostały wykorzystane bloki State-Space programu simulink.
EN
This paper discusses the design of processor dedicated to the implementation of the state and output tables of finite-state machines. The aim was to construct and a building of a CPU represents the simplest construction of the basic features of the processor and run it in the Matlab Simulink environment. To build the combinational logic of the machine were used blocks State-Space of Simulink.
Rocznik
Strony
119--121
Opis fizyczny
Bibliogr. 6 poz., rys., tab.
Twórcy
autor
  • Politechnika Rzeszowska, Katedra Termodynamiki i Mechaniki Płynów, ul. Powstańców Warszawy 8, 35-959 Rzeszów
Bibliografia
  • 1. J. A. Clemente, C. González, J. Resano, and D.Mozos, "A task graph execution manager for reconfigurable multi-tasking systems", Microprocess. Microsyst., vol. 34, no. 2–4, pp. 73–83, Mar. 2010
  • 2. Linda Null; Julia Lobur (2010), The essentials of computer organization and architecture (3rd ed.), Jones & Bartlett Learning, pp. 36,199–203
  • 3. Żelazny M., Podstawy automatyki. PWN 1976
  • 4. Węsierski Ł., Podstawy logiki i wnioskowania. Oficyna Wydawnicza Politechniki Rzeszowskiej, 2004
  • 5. Szostek R., Modelowanie systemów współbieżnych za pomocą sieci kolejkowych, Zarządzanie i Marketing, Rzeszów 2007, z. 11, nr 245, pp. 153-165
  • 6. Szostek R., Zastosowanie teorii kolejek do modelowania procesów zachodzących w urządzeniach liczących. Elektrotechnika i Elektronika, t. 18, z. 3, Kraków 1999, 81-88
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-e5970d8f-7e31-41e4-9607-4a525df8dea2
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.