PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Stanowisko do badań termicznych z dedykowanym oprogramowaniem

Identyfikatory
Warianty tytułu
EN
Test setup for ambient temperature studies with dedicated software
Języki publikacji
PL
Abstrakty
PL
W artykule opisano stanowisko do automatycznych badań termicznych liczników czasu. Wyniki uzyskane w zakresie od -10°C do +45°C pozwalają określić wpływ zmian temperatury na parametry metrologiczne takie jak rozdzielczość, precyzja oraz błąd niezrównoważenia torów pomiarowych. Wykonane stanowisko z dedykowanym, uniwersalnym oprogramowaniem umożliwia automatyzacje procesu badań termicznych nowoopracowywanych urządzeń do pomiaru odcinków czasu.
EN
The article describes test setup for automatic thermal experiments of time interval counters. The obtained results within the range from -10°C to +45°C allow to define thermal influence on metrological parameters such as resolution, precision and offset. The test setup with dedicated, universal software enables automatic execution of thermal tests for newly designed equipment for time metrology.
Rocznik
Strony
5--9
Opis fizyczny
Bibliogr. 15 poz., rys., wykr.
Twórcy
autor
  • Wojskowa Akademia Techniczna im. Jarosława Dąbrowskiego w Warszawie, Wydział Elektroniki
  • Wojskowa Akademia Techniczna im. Jarosława Dąbrowskiego w Warszawie, Wydział Elektroniki
autor
  • Wojskowa Akademia Techniczna im. Jarosława Dąbrowskiego w Warszawie, Wydział Elektroniki
Bibliografia
  • [1] Ćwirko Joanna, Ćwirko Robert. 2008. „Badania temperaturowe modułów elektronicznych”. Biuletyn WAT LVII (2) : 133–42.
  • [2] ESPEC Corp. 2013 “Temperature and humidity chamber Platinous J series – Basic manual”.
  • [3] ESPEC Corp., “Temperature and humidity chamber Platinous J series – RS-232C Serial interface”.
  • [4] Frankowski Robert, Kowalski Marcin, Płóciennik Przemysław, Zieliński Marek. 2016. “Non-Invasive TDC Based Temperature Method for the Local Interconnects Properties Identification”. 18th International Conference on Transparent Optical Networks (ICTON). Trento, Italy, July 10–14.2016.
  • [5] Gamma Erich, Helm Richard, Johnson Ralph, Vlissides John, Booch Grady. 1994. “Design Patterns: Elements of Reusable Object-Oriented Software”. Addison-Wesley Professional. https://www.xilinx.com/support/documentation/user_guides/ug480_7Series_XADC.pdf
  • [6] Klepacki Kamil, Szplet Ryszard, Pełka Ryszard. „A 7.5 ps single-shot precision integrated time counter with segmented delay line”. Rev. Sci. Instrum. 85 (5/034703): 1–4.
  • [7] Pam Weibin, Gong Guanghua, Li Jianmin. 2014. “A 20-ps Time-to-Digital Converter (TDC) Implemented in Field-Programmable Gate Array (FPGA) with Automatic Temperature Correction”. IEEE Trans. Nucl. Sci. 61 (3) : 1468–1473.
  • [8] Rahkonen Timo, Kostamovaara Juha. 1993. “The use of stabilized CMOS delay lines for the digitization of short time intervals”. IEEE J. Solid-State Circuit 28 (8) : 887–894.
  • [9] Sondej Dominik, Szplet Ryszard. 2015. “A Study of the Effect of Temperature Changes on the Interpolating Time Counter”. Measurement Automation Monitoring 61 (7) : 302–304.
  • [10] Stroustrup Bjarne. 2013. The C++ Programming Language. Pearson Education.
  • [11] Szplet Ryszard, Jachna Zbigniew, Kwiatkowski Paweł, Różyc Krzysztof. 2013. „A 2.9 ps equivalent resolution interpolating time counter based on multiple independent coding lines”. Meas. Sci. Technol. 24 (035904) : 1–15.
  • [12] Szplet Ryszard, Kwiatkowski Paweł, Jachna Zbigniew, Różyc Krzysztof. 2016. “An Eight-Channel 4.5-ps Precision Timestamps-Based Time Interval Counter in FPGA Chip”. IEEE Trans. Instrum. Meas. 65 (9) : 2088–2100.
  • [13] Szplet Ryszard, Sondej Dominik, Grzęda Grzegorz. 2016. “High-Precision Time Digitizer Based on Multiedge Coding in Independent Coding Lines”. IEEE Trans. Instrum. Meas. 65 (8) : 1884–1984.
  • [14] Szplet Ryszard. 2014. “Time-to-Digital Converters”, in Design, Modeling and Testing of Data Converters, edited by Carbone Paolo, Kiaei Sayfe, Xu Fang. Berlin, Germany: Springer-Verlag.
  • [15] Xilinx. 2016. “7 Series FPGAs and Zynq-7000 All Programmable SoC XADC Dual 12-Bit 1 MSPS Analog-to-Digital Converter”. User Guide UG480.
Uwagi
PL
1. Praca współfinansowana ze środków Wojskowej Akademii Technicznej w Warszawie w ramach projektu PBS 661.
2. Opracowanie rekordu w ramach umowy 509/P-DUN/2018 ze środków MNiSW przeznaczonych na działalność upowszechniającą naukę (2018).
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-d95f0716-8caa-40fd-9525-f53a95045ffa
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.