PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Bezpieczeństwo jednokanałowych układów sterowania zrealizowanych w logice odwracalnej

Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Safety of single-channel control systems implemented in reversible logic
Języki publikacji
PL
Abstrakty
PL
W artykule omówiony został, opracowany przez autorów sposób kontroli poprawnej pracy układu sterowania wykorzystującego bramki odwracalne. Logika odwracalna pozwala na konstruowanie, odpornych na błędy systemów cyfrowych. Autorzy zaproponowali poprawiona metodę kontroli z dynamiczną zmianą sygnałów kontrolnych, co może w istotny sposób podnieść bezpieczeństwo.
EN
The article discusses the method of controlling the correct operation of a control system using reversible gates developed by the authors. Reversible logic allows you to build fault-tolerant digital systems. The authors proposed an improved control method with a dynamic change of control signals, which can significantly improve safety.
Rocznik
Strony
608--610
Opis fizyczny
Bibliogr. 9 poz., schem., tab.
Twórcy
autor
  • Uniwersytet Technologiczno-Humanistyczny im. Kazimierza Pułaskiego w Radomiu, Wydział Transportu i Elektrotechniki
  • Uniwersytet Technologiczno-Humanistyczny im. Kazimierza Pułaskiego w Radomiu, Wydział Transportu i Elektrotechniki
Bibliografia
  • 1. Al Mahamud A., Begum Z., Hafiz M. Z., Islam S., Rahman M. M.: “Synthesis of Fault Tolerant Reversible Logic Circuits”. Proceedings of IEEE International Conference on Testing and Diagnosis, Chengdu, China, 2009, s. 1-4.
  • 2. Dobrzański M., Pniewski R.: Obwody logiki odwracalnej odporne na błędy, TTS Technika Transportu Szynowego 12/2016.
  • 3. Haghparast M., Navi K.: “A novel fault tolerant reversible gate for nanotechnology based systems”, American Journal of Applied Science, vol. 5, no. 5, 2008, s. 519-523.
  • 4. Hayes J. P., Markov I. L., Patel K. N.: “Fault Testing for Reversible Circuits”. Proceedings of IEEE VLSI Test Symposium, Napa, CA, 2003, s. 410-416.
  • 5. Landauer R.: “Irreversibility and heat generation in the computational process”. IBM Journal of Research and Development, Vol. 5, Issue 3, 1961, s. 183-191.
  • 6. Parhami B.: “Fault-Tolerant Reversible Circuits”. Proceedings of 40th Asilomar Conference on Signals, Systems and Computers, Pacific Grove, CA, 2006, s. 1722-1726.
  • 7. Pniewski R.: Modelowanie logiki rewersyjnej w języku VHDL, Logistyka 3/2015.
  • 8. Pniewski R.: Wielomiany Reeda Müllera w syntezie logiki rewersyjnej, TTS Technika Transportu Szynowego 12/2017.
  • 9. Pniewski R., Bojarczak P., Kornaszewski M.: Application of Reversible Logic in Synthesis of Traffic Control Systems, TST 2017: Smart Solutions in Today’s Transport pp 447-460.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-c5296986-3a0d-4672-acd7-a8760ad57798
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.