PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Modelowanie struktury potokowej przetworników analogowocyfrowych

Autorzy
Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
EN
Modeling of the structure of pipelined analog-to-digital converters
Języki publikacji
PL
Abstrakty
PL
W artykule omówiono szybki i wiarygodny sposób weryfikacji projektowanej struktury potokowego przetwornika analogowocyfrowego, z wykorzystaniem reprogramowalnych układów analogowych FPAA AN221E04 do konfiguracji i kolejnych rekonfiguracji opracowywanego układu mieszanego. Dzięki zastosowaniu układów reprogramowalnych wstępny projekt może być wielokrotnie modyfikowany, implementowany w rzeczywistym układzie analogowym i ponownie badany. Pomiary przetwornika pozwalają na ocenę uzyskanych parametrów i iteracyjne poprawienie projektu w celu uzyskania pożądanych właściwości przetwornika.
EN
A modeling and prototyping method for designing pipelined analog-to-digital converter has been presented in the paper. The method is based on implementation of field programmable analog arrays to configure and reconfigure mixed signal systems. A improved pipelined ADC with 1,5 stages has been used as an example. The circuit characteristics have been measured and then structure of the converter has been reconfigured to satisfy input specifications.
Słowa kluczowe
Rocznik
Strony
174--177
Opis fizyczny
Bibliogr. 18 poz., rys., wykr.
Twórcy
  • Politechnika Koszalińska, Wydział Elektroniki i Informatyki, ul. JJ Śniadeckich 2, 75-453 Koszalin
Bibliografia
  • [1] Maloberti F., Data converters, w: R.S. Soin, F. Maloberti, J. Franca: Analogue-digital ASICs circuit techniques, design tools and applications, Peter Peregrinus Ltd., Exeter, 1991
  • [2] Wawryn K., Suszynski R., Współczesne Przetworniki a/c Wykonywane w Technologii CMOS, Referat zaproszony, Materiały Kraj. Konf. Elektr., Kołobrzeg, 2002, 12
  • [3] Figueiredo M., Goes J., Evans G., General Overview of Pipeline Analog-to-Digital Converters, Reference-Free CMOS Pipeline Analog-to-Digital Converters, Analog Circuits and Signal Processing, (2013), 5-45
  • [4] Wawryn K., Suszynski R., Strzeszewski B., Signal processing building blocks for pipelined A/D converter, Proceedings of the 11th IEEE International Conference on Electronics, Circuits and Systems (ICECS), Tel Aviv, Israel, (2004), 258-261
  • [5] Wawryn K., Suszynski R., Strzeszewski B., Low Power Current Mode Pipelined A/D Converter with 2.5-bit/stage and Digital Correction, Proceedings of 12th International Symposium on Integrated Circuits (ISIC), Singapore, (2009), 1-4
  • [6] Wawryn K., Suszynski R., A low power low voltage currentmode a/d and d/a converters for DSP system, Proceedings of 54rd IEEE International Midwest Symposium on Circuit and Systems (MWSCAS), Seoul, South Korea, 2011
  • [7] Wawryn K., Suszynski R., Strzeszewski B., A low power digitally error corrected 2.5 bit per stage pipelined a/d converter using current-mode signals, Journal of Circuits, Systems and Computers, Vol. 20, Issue 1, (2011), 29-43
  • [8] Wawryn K., Suszynski R., Low power 9-bit pipelined A/D and 8-bit self-calibrated D/A converters for a DSP system, Bulletin of the Polish Academy of Sciences-Technical Sciences, Vol. 61, Issue 4, (2013), 979-988
  • [9] Milor L.S., A tutorial Introduction to Research on Analog and Mixed-Signal Circuit Testing, IEEE Transactions on Circuits and Systems: Analog and Digital Signal Processing, 45(10), (1998), 1389-1407
  • [10] Burns M. and Roberts G.W., An Introduction to Mixed-Signal IC Testing and Measurement, Oxford University Press, 2000
  • [11] Sarahuja R., Barcons V., Balado L. and Figueras J., Experimental Test Bench for Mixed-Signal Circuits Based on FPAA Devices
  • [12] Suszynski R., Wawryn K., FPAA Prototyping of Sigma Delta Analog Digital Converters, Proceedings of 13th IEEE International Conference on Electronics, Circuits and Systems (ICECS), Nice, France, (2006), 906-909
  • [13] Suszynski R., Wawryn K., Rapid prototyping of algorithmic analog digital converters based on FPAA devices, Proceedings of International Conference Mixed Design of Integrated Circuits and Systems, (MIXDES), Gdynia, Poland, (2006), 374-377
  • [14] Suszynski R., Wawryn K., Prototyping of higher order Sigma Delta ADC based on implementation of a FPAA, Proceedings of the International Conference on Signal and Electronics Systems (ICSES), Wroclaw, Poland, (2012), 1-4
  • [15] Suszynski R., Wawryn K., Rapid prototyping of algorithmic A/D converters based on FPAA devices, Bulletin of the Polish Academy of Sciences-Technical Sciences, Volume 61, Issue 3, (2013), 691-696
  • [16] Caponetto R., Di Mauro A., Fortuna L. and Frasca M., Field Programmable Analog Array to Implement a Programmable Chua’s Circuit, International Journal of Bifurcation and Chaos, Vol. 15, No. 5, (2005), 1829-1836
  • [17] Yakimov P.I., Manolov E.D. and Hristov M.H., Design and Implementation of a V-f Converter Using FPAA, IEEE 27th International Spring Seminar on Electronics Technology, (2004), 126-129
  • [18] AN121E04 Field Programmable Analog Arrays - User Manual, Anadigm, Inc, 2003
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-be948128-9d66-4909-b554-d8e54095ce61
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.