Tytuł artykułu
Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
Entropy coding algorithm implemented in dedicated hardware architecture for real-time systems
Języki publikacji
Abstrakty
W artykule przedstawiono algorytmy kompresji bezstratnej przeznaczone do sprzętowej implementacji w rekonfigurowalnych systemach czasu rzeczywistego. Porównano możliwości podstawowych algorytmów kodowania implementowanych w układach FPGA zestawiając je z bardziej złożonymi koderami oraz ich ograniczeniami. Przedstawiona analiza oparta na porównaniu pięciu standardowych algorytmów ukazuje różnice w wymaganiach sprzętowych, optymalizacji oraz stopniu kompresji poszczególnych rozwiązań. Badane architektury koderów są prezentowane jako pośrednie moduły wielopoziomowych systemów kompresji bezstratnej. W końcowej części artykułu przedstawiono proponowane rozwiązanie układowe charakteryzujące się rekonfigurowalnością oraz możliwością współpracy z innymi układami i systemami.
In this paper wepresent standard lossless compression algorithms designedfor hardware implementations, working as a part of other integrated reprogrammable systems. We consider possibilities of in expensive standard algorithms implemented in FPGA by comparing with other more complicated codecs and their limits as a system working in real time. Our analysis based on comparing five standard algorithms shows differences in hardware requirements, taking resources of FPGA, optimisation and ratio of compression. Investigated architectures of codecs are presented as in-direct blocks of multilevels lossless compression systems.
Wydawca
Czasopismo
Rocznik
Tom
Strony
114--121
Opis fizyczny
Bibliogr. 10 poz., wykr., tab., rys.
Bibliografia
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-bc473dcd-c712-468a-b1dc-8d4e20ad7a74