PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Projektowanie układów asynchronicznych z wykorzystaniem środowiska BALSA

Autorzy
Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
EN
Using BALSA environment for the asynchronous circuits design
Języki publikacji
PL
Abstrakty
PL
W artykule przedstawiono wybrane zagadnienia związane z projektowaniem systemów asynchronicznych, najważniejsze zalety tego typu układów w porównaniu do układów synchronicznych oraz praktyczne przykłady ich implementacji. Przedstawione zostały również przykłady najważniejszych narzędzi wspomagających proces projektowania układów asynchronicznych. W artykule przedstawiono dokładniej środowisko BALSA oraz wyniki doświadczeń i prób implementacji wybranych układów asynchronicznych z wykorzystaniem tego środowiska.
EN
The paper presents selected issues related to the asynchronous systems design, the most important advantages of such systems in comparison to synchronous circuits, and practical examples of their implementation. The paper includes also the description of best know EDA tools supporting asynchronous circuit design, including BALSA design environment. The BALSA design environment was used to implement some asynchronous circuits in FPGA structure and the experimental results and conclusion are also included in this paper.
Rocznik
Strony
87--89
Opis fizyczny
Bibliogr. 8 poz., rys., tab.
Twórcy
  • Politechnika Śląska, Wydział AEiI, Instytut Elektroniki
Bibliografia
  • [1] Sparsø J., Furber S., Principles of Asynchronous Circuit Design - A Systems Perspective, Kluwer Academic Publishers, (2001)
  • [2] Stachańczyk D., Projektowanie złożonych systemów elektronicznych w postaci asynchronicznej – analiza układów i narzędzi, PAK – Pomiary Automatyka, Kontrola, (2008), nr 6
  • [3] Alain J. Martin, The Design of an Asynchronous Microprocessor, Technical Report, California Institute of Technology
  • [4] The Advanced Processors Technologies Group, University of Manchester, http://intranet.cs.man.ac.uk/apt/.
  • [5] Takamura A., Kuwako M., Imai M., et al., TITAC-2: A 32-bit Asynchronous Microprocessor based on Scalable-Delay- Insensitive Model, Proceedings of ICCD'97, (1997)
  • [6] Kessels J., Peeters A., The Tangram framework: asynchronous circuits for low power, Proceedings of the ASPDAC 2001, Design Automation Conference, (2001)
  • [7] The Balsa Asynchronous Synthesis System, http://intranet.cs.man.ac.uk/apt/projects/tools/balsa/.
  • [8] Plana L.A., Riocreux P.A., Bainbridge W.J., et al., SPA – A Synthesisable Amulet Core for Smartcard Applications, Proceedings of the 8th International Symposium on Asynchronous Circuits and Systems, (2002)
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-bb0808cc-fb9c-4d2c-9ccf-1095071796b4
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.