PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Samokalibrujący przetwornik C/A z przełączanymi prądami

Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
EN
The self-calibrated DAC with switched current
Języki publikacji
PL
Abstrakty
PL
Przedstawiono prototyp 9-bitowego samokalibrującego przetwornika C/A będącego układem wykonawczym systemu DSP sygnałów wizyjnych. Przetwornik zbudowany jest w technice prądowej, został zaprojektowany i wykonany jako prototypowy układ ASIC, w technologii CMOS AMS 0,35μm. Zbadane parametry przetwornika odpowiadają parametrom współczesnych przetworników wykonanych w technologii przełączanych pojemności, natomiast walorem zaproponowanego rozwiązania jest niski pobór mocy oraz mała powierzchnia zajmowana w układzie scalonym.
EN
Current mode 9-bit self-calibrated d/a converter to interface a DSP system is presented in the paper. The converter is composed of M LSBs fine and N MSBs coarse current mode converters. The converter was designed in CMOS AMS 0.35μm technology, then fabricated to verify proposed concept. Performances of converter are compared to performances of known converter structures. Low power consumption and small chip area are advantages of the proposed converter.
Rocznik
Strony
122--125
Opis fizyczny
Bibliogr. 4 poz., il., tabl., wykr.
Twórcy
autor
  • Politechnika Koszalińska, Wydział Elektroniki i Informatyki, ul. Śniadeckich 2, 75-453 Koszalin, wawryn@tu.koszalin.pl
Bibliografia
  • [1] Groeneweld W., Schouwenaars J.H., Termer H., A selfcalibrationtechnique for monolitic high-resolution d/aconverters, Proc. ISSCC Digest of Technical Papers, (1989),22-23
  • [2] Hernandez H., Van Noije W., Roa E., Navarro J., A small area8 bits 50 MHz CMOS DAC for Bluetooth transmitter, AnalogIntegrated Circuits and Signal Processing, 57 (2008), 69–77
  • [3] Jiaoying Huang, Yigang He, Yichuang Sun, Hui Liu, Hui Yang,A 10-bit 200-MHz CMOS video DAC for HDTV applications,Analog Integrated Circuits and Signal Processing, 52 (2007),133–138
  • [4] Cho H.H., Park C.Y., Yune G.S., A 10-bit 210-MHz CMOS D/Aconverter for WLAN, in proc. 2004 Asia-Pacific Conference onAdvanced System Integrated Circuits, (APASIC 2004), 106-109
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-PWA7-0052-0027
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.