PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Fluktuacje fazowe sygnału zegarowego wytworzonego w procesie cyfrowej syntezy częstotliwości

Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
EN
The phase fluctuations of the clock signal generated in the digital frequency synthesis process
Języki publikacji
PL
Abstrakty
PL
W referacie przedstawiono wyniki pomiarów fluktuacji fazowych sygnału zegarowego wytworzonego w procesie cyfrowej syntezy częstotliwości. Wykorzystano do tego celu dedykowane bloki DCM wbudowane w strukturze układu programowalnego FPGA Virtex4 XC4VFX12. Przeprowadzono badania mające na celu wybranie odpowiedniego trybu pracy tych bloków, aby uzyskać referencyjny sygnał zegarowy charakteryzujący się najmniejszym błędem losowym.
EN
The article presents, the results of the phase fluctuation measurements of the clock signal generated in the digital frequency synthesis process. For this purpose, dedicated DCM blocks embedded in the field programmable gate array Virtex4 XC4VFX12 structure are used. Measurements allowed to choose the appropriate mode of operation of these units to get the reference clock signal characterized by the smallest random error.
Rocznik
Strony
95--100
Opis fizyczny
Bibliogr. 10 poz., rys., tab., wykr.
Twórcy
autor
  • Wydział Fizyki, Astronomii i Informatyki Stosowanej, ul. Grudziądzka 5/7, 87-100 Toruń, robef@fizyka.umk.pl
Bibliografia
  • [1] Wasilewski W. , Kolenderski P. and Frankowski R. , Spectral Density Matrix of a Single Photon Measured, Physical Review Letters, 99 (2007)
  • [2] Kalisz J. Review of methods for time interval measurements with picosecond resolution, Metrologia, 41 (2004), 17-32
  • [3] Zieliński M. , Kowalski M. , Grzelak S. , Chaberski D., Frankowski R. , Influence of the clock signal phase fluctuation on precision of time-interval measurement, Elektronika, (2006), n.1, 50-52
  • [4] Xilinx Corp. , DS302, DC and Switching Characteristics, (2007)
  • [5] Meninger S.E. , Perrott M.H. , A 1-MHZ Bandwidth 3.6-GHz 0.18-um CMOS Fractional-N Synthesizer Utilizinga Hybrid PFD/DAC Structure for Reduced Broadband Phase Noise, IEEE J. Solid-State Circuits, 41 (2006), 966-980
  • [6] Bregni S., Clock Stability Characterization and Measurement in Telecommunications, IEEE Transactions on Instrumentation and Measurement, 46 (1997), n. 6
  • [7] Dygdała R.S., Fuso F. , Arimondo E. and Zieliński M., Modular digital box-car for applications in pulsed laser spectroscopy, Review of Scientific Instruments, 66 (1995), 3507-3512
  • [8] Frankowski R. , Wasilewski W. , Kowalski M. and Zieliński M. High resolution four channel Box-Car system implemented In single FPGA structure Virtex4 for photon number resolving detectors, ICYR, (2006), 43-44.
  • [9] Nutt R. Digital time intervalometer, Review of Scientific Instruments, 39 (1968), n.9, 1342-1345
  • [10] Zielińsfki M., Kowalski M., Frankowski R., Chaberski D., Grzelak S., Wydźgowski L., Accumulated jitter measurement of standard clock oscillators, Metrology and Measurement Systems, 16 (2009), n.2, 259-266
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-PWA7-0049-0021
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.