PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Symulacja elektro-termiczna cyfrowych układów scalonych CMOS w oparciu o analizę stanów logicznych oraz funkcje Green'a

Autorzy
Identyfikatory
Warianty tytułu
Języki publikacji
PL
Abstrakty
PL
Artykuł prezentuje opracowaną przez autora metodę symulacji elektrotermicznej w oparciu o analizę zmian przebiegu stanów logicznych cyfrowego układu scalonego CMOS. Symulacja logiczna została połączona z wyznaczaniem wartości temperatury elementów układu z użyciem funkcji Greena. Założono, iż ciepło generowane jest w momentach, gdy stan logiczny na wyjściu bramki ulega zmianie z logicznego "0" na "1" i odwrotnie, co jest charakterystyczne dla układów scalonych CMOS. Przyjeto także, iż ze zminą temperatury wiążą się zmiany czasu propagacji poszczególnych elementów. Dodatkowo przeprowadzona została dyskusja uzyskanych rezultatów oraz zakresu stosowalności metody.
Rocznik
Tom
Strony
97--100
Opis fizyczny
Bibliogr. 2 poz., tab., wykr.
Twórcy
autor
  • Politechnika Łódzka. Katedra Mikroelektroniki i Technik Informatycznych
Bibliografia
  • [1] H. S. Carslaw, J. C. Jaeger ,,Heat Conduction in Solids", Oxford Science Publications.
  • [2] J. V. Beck, K. D. Cole, A. Haji-Sheikh, B. Litkouhi ,,Heat Conduction using Green Functions", Hemisphere Publishing Corporation.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-LOD6-0005-0050
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.