PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Powiadomienia systemowe
  • Sesja wygasła!
  • Sesja wygasła!
  • Sesja wygasła!
  • Sesja wygasła!
  • Sesja wygasła!
Tytuł artykułu

Design and testing of CMOS asynchronous flash analog-to-digital converter

Identyfikatory
Warianty tytułu
PL
Projekt i testy asynchronicznego przetwornika analogowo-cyfrowego CMOS typu flash
Konferencja
Mixed Design of Integrated Circuits and Systems MIXDES 2009. 16 ; 25-27.06.2009 ; Łódź, Polska
Języki publikacji
EN
Abstrakty
EN
The paper describes design and testing of the monolithic asynchronous analog-to-digital converter fabricated in CMOS AMS 0.35 µm technology. Two basic tests are applied to calculate error parameters of the ADC: code test to obtain a static characteristic and input-output test to measure the SNR (signal-to-noise), the ENOB (effective-number-of-bits), and propagation times to determine maximum conversion speed. Two different test circuits are used to measure these parameters. Unit under test is the 4-bit flash analog-to-digital asynchronous converter with additional error detection systems.
PL
Praca opisuje projekt i testy scalonego asynchronicznego przetwornika analogowo-cyfrowego typu flash wykonanego w technologii CMOS AMS 0,35 µm. W celu wyznaczenia parametrów i błędów układu zastosowano dwie metody: code test aby otrzymać charakterystykę statyczną i input-output test aby zmierzyć stosunek sygnału do szumu (SNR), efektywną liczbę bitów (ENOB) oraz czasy propagacji i maksymalną szybkość przetwarzania. Na potrzeby pomiarów zaprojektowano i zbudowano dwa układy testowe. Badany układ scalony stanowi 4-bitowy asynchroniczny przetwornik A/C z dodatkowymi układami wykrywającymi błędy przetwarzania.
Słowa kluczowe
Rocznik
Strony
19--22
Opis fizyczny
Bibliogr. 7 poz., tab., wykr.
Twórcy
autor
autor
autor
  • AGH University of Science and Technology, Department of Electronics, Kraków, Poland
Bibliografia
  • [1] Frankiewicz M., Mroszczyk P., Gołda A., Kos A.: Asynchronous 4-bit Flash Analog-to-digital CMOS Converter with Over- and Underflow Detection System. Proc. of 16th International Conference Mixed Design of Integrated Circuits and Systems MIXDES'09, Łódź, 2009.
  • [2] Allen P. E., Holberg D. R.: CMOS Analog Circuit Design. Oxford University Press, New York, 2002.
  • [3] Ismail A., Elmasry M.: Analysis of the Flash ADC Bandwidth-Accuracy Tradeoff in Deep-Submicron CMOS Technologies. IEEE Transactions on Circuit and Systems-II: Express Briefs, vol. 51, no 10, October 2008, pp. 1001 - 1005.
  • [4] Deguchi K. et al.: A 6-bit 3.5-GS/s 0.9-V 98-mW Flash ADC in 90-nm CMOS. IEEE Journal of Solid-State Circuits, vol. 43, no 10, October 2008, pp. 2303 - 2310.
  • [5] Ker M. D., Lin K. H.: Design on ESD Protection Scheme for IC With Power-Down-Mode Operation. IEEE Journal of Solid-State Circuits, vol. 39, no 8, August 2004, pp. 1378 - 1382.
  • [6] Ker M. D., Chen T. Y., Wang T. H., Wu C. Y.: On-Chip ESD Protection Design by Using Polysilicon Diodes in CMOS Process. IEEE Journal of Solid-State Circuits, vol. 36, no 4, April 2001, pp. 676 - 686.
  • [7] Geiger R. L., Allen P. E., Strader N. R.: VLSI design techniques for analog and digital circuits. McGraw-Hill Publ. Co., New York, 1990.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWAK-0020-0003
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.