PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Porównanie metod dynamicznej rekonfiguracji analogowych oraz cyfrowych matryc programowalnych

Autorzy
Identyfikatory
Warianty tytułu
EN
A comparison of dynamic reconfiguration methods used in analog and digital programmable arrays
Języki publikacji
PL
Abstrakty
PL
W artykule przedstawiono zestawienie najistotniejszych różnic i podobieństw w mechanizmach oraz dostępnych metodach dynamicznej częściowej rekonfiguracji (ang. partial dynamie reconfiguration) programowalnych matryc analogowych FPAA oraz cyfrowych układów programowalnych FPGA. Dynamiczna częściowa rekonfiguracja układów programowalnych oferuje projektantowi niespotykane dotychczas możliwości efektywnego wykorzystania zasobów układu programowalnego oraz możliwości konstrukcyjne, np. budowę układów adaptacyjnych.
EN
The paper presents a summary of the most important differences and similarities between mechanisms, and available methods of partial dynamic reconfiguration in Field Programmable Gate Arrays (FPGA-s), and Field Programmable Analog Arrays (FPAA-s). Dynamic partial recinfiguration offers the designer new possibilities of efficient utilisation of resources in a programmable device, and enables implementation of new methods and approaches, not available so far, e. g. adaptive algorithms.
Rocznik
Strony
55--58
Opis fizyczny
Bibliogr. 14 poz., il., wykr.
Twórcy
autor
  • Politechnika Śląska, Instytut Elektroniki, Wydział Automatyki, Elektroniki i Informatyki, Gliwice
Bibliografia
  • [1] Molski M.: Modułowe i mikroprogramowalne układy cyfrowe. WKiŁ, Warszawa, 1986.
  • [2] Grout I.: Digital Systems Design with FPGAs and CPLDs. Elsevier, 2008.
  • [3] Mulawka J. J.: Układy mikroelektroniczne z przełączanymi pojemnościami. WKiŁ, Warszawa, 1987.
  • [4] Anadigm: AnadigmApex dpASP Family User Manual. 2006.
  • [5] Xilinx, UG191: Virtex-5 FPGA Configuration User Guide, ver. 3.8, August 14, 2009.
  • [6] Xilinx, XAPP290: Difference-Based Partial Reconfiguration, ver. 2.0, December 3, 2007.
  • [7] Xilinx, UG190: Virtex-5 FPGA User Guide, ver. 5.2, November 5, 2009.
  • [8] Anadigm, AnadigmDesigner 2 User Manual, 2004.
  • [9] Xilinx: UG208: Early Access Partial Reconfiguration User Guide. Ver. 1.2, September 9, 2008.
  • [10] Xilinx: Partial Reconfiguration Design with PlanAhead. Ver. 2.1, March 25, 2008.
  • [11] Lysaght P., Blodget B., Mason J., Young J., Bridgford B.: Enhanced Architectures, Design Methodologies and CAD Tools for Dynamic Reconfiguration of Xilinx FPGAs. International Conference on Field Programmable Logic and Applications, 2006.
  • [12] Malcher A., Kidoń Z.: Some Properties of FPAA-based Analog Signal Processing Applications. The International IFAC Workshop on Programmable Devices and Embedded Systems, PDeS'09, pp. 188-193.
  • [13] Anadigm: App Note 206; Automatic Gain Control. 2009.
  • [14] Milik A., Mocha J.: Samorekonfigurowalny system cyfrowy. Pomiary Automatyka Kontrola, nr 8/2008, vol. 54, ss. 483-485.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWAD-0021-0014
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.