PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Current mode comparator design

Identyfikatory
Warianty tytułu
PL
Projektowanie komparatora do pracy w trybie prądowym
Konferencja
Krajowa Konferencja Elektroniki. 7 ; 02-04.06.2006 ; Darłówko Wschodnie, Polska
Języki publikacji
EN
Abstrakty
EN
It is known that the inverter is widely used as comparator in voltage mode circuits. However, inverter is an unsatisfactory cell to function as comparator in current mode circuits. The more convenient cell in this situation is so called Traff comparator. The disadvantage of the Traff circuit is its voltage signal output. The paper proposes to add a differential cell to improve properties of the current mode comparator. As a result a novel balanced (fully differential) structure of the current comparator is presented. Theoretical considerations are illustrated in SPICE simulations of circuits realized 0.35 um AMS technology. The usefulness of such comparator in sigma-delta modulator is also shown.
PL
W obwodach pracujących w trybie napięciowym używa się powszechnie inwertera jako komparatora. Jednakże inwerter jest niezadowalającą komórką działającą jako komparator w obwodach pracujących w trybie prądowym. W tej sytuacji bardziej dogodny jest tak zwany komparator Traffa. Ujemną stroną obwodu Traffa jest sygnał napięciowy na jego wyjściu. W pracy zaproponowano dołączenie komórki różnicowej dla poprawienia właściwości komparatora. W efekcie została zaprezentowana nowa, zbalansowana (w pełni różnicowa) struktura komparatora. Rozważania teoretyczne są zilustrowane symulacjami z użyciem programu SPICE obwodu zrealizowanego w technologii 0,35 um AMS. Przedstawiona jest także przydatność tego komparatora w modulatorze sigma-delta.
Rocznik
Strony
167--169
Opis fizyczny
Bibliogr. 4 poz., wykr.
Twórcy
  • Politechnika Poznańska, Wydział Informatyki i Zarządzania, Katedra Inżynierii Komputerowej
Bibliografia
  • [1] Maloberti F.: Analog design for CMOS VLSI systems. Kluwer A.P. 2001.
  • [2] Jonsson B. E.: Switched-current signal processing and A/D conversion circuits: design and implementation. Kluwer A.P., 2000.
  • [3] Handkiewicz A.: Mixed-Signal Systems: A Guide to CMOS Circuit Design. WILEY-IEEE, 2002.
  • [4] Rudnicki R., Kropidlowski M., Handkiewicz A.: Low power switched-current circuits with low sensitivity to the rise/fall time of the clock. Under consideration for publication in Int. Journal of Circuit Theory and Applications.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWAC-0001-0040
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.