PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Syntezer sygnałów złożonych na bazie układów FPGA

Autorzy
Identyfikatory
Warianty tytułu
EN
Complex radar synthesizer based on FPGA
Konferencja
Electron Technology Conference ELTE 2010. 10 ; International Microelectronics and Packing IMAPS-CPMT. 34 ; 22-25.09.2010 ; Wrocław, Poland
Języki publikacji
PL
Abstrakty
PL
W artykule zaprezentowano projekt układu syntezy radarowego sygnału złożonego na bazie układów programowalnych FPGA (komercyjnie dostępnych układów ewaluacyjnych typu COTS) w dwóch wersjach funkcjonalnych: układu bezpośredniej syntezy cyfrowej (DDS) oraz bezpośredniego adresowania komórek pamięci (direct mapping). Założenia funkcjonalne cyfrowego syntezera zostały formułowane pod kątem realizacji układu generacji jako źródła różnego rodzaju sygnałów użytkowych (sygnały ciągłe, sygnały impulsowe proste oraz sygnały impulsowe złożone o zmiennych parametrach czasowych i częstotliwościowych) na potrzeby radaru programowalnego (SDR). Generowane sygnały zostały poddane badaniom określającym ich jakość w świetle opracowanych metod weryfikacji i wskaźników jakości tj. poziom szumów fazowych, jitter czasowy, poziom sygnałów harmonicznych i sygnałów pasożytniczych w widmie sygnałów użytkowych.
EN
This paper discusses the design and development of a FPGA-based chirp generator for Synthetic Aperture Radar (SDR), which is the latest trend in radar development. High-speed digital-to-analog converters along with modern FPGA chips and fast digital signal processors DSP allow for maximum flexibility in digital radar design and waveform synthesis. Complex radar signal (LFM] and auxiliary signal (i. e. clock signal) synthesizer based on COTS components is presented. The quality of generated signal in aspect of phase stability and time jitter are measured and compared with analog source (i.e. crystal oscillator) and digital source (DDS).
Rocznik
Strony
135--142
Opis fizyczny
Bibliogr. 11 poz., tab., wykr.
Twórcy
autor
  • Przemysłowy Instytut Telekomunikacji SA, Warszawa
Bibliografia
  • [1] Skolnik M. I.: Radar Handbook, McGraw-Hill, New York, 1970.
  • [2] Bonfanti A., Amorosa F., Samori C.: A DDS-based PLL for 2.4 GHz frequency synthesizer. IEEE Trans. On Circuits and Systems, vol. 50, no. 12, December 2003.
  • [3] Łuszczyk M.: Metoda redukcji fluktuacji czasowej czoła impulsu z liniową modulacją częstotliwości wytwarzanego w układzie bezpośredniej syntezy cyfrowej. Opracowanie PIT, L.dz. 13272/2009, archiwum PIT.
  • [4] DAC5686 16-BIT, 500-MSPS, 2x-16x Interpolating Dual-Channel Digital-to-Analog Converter, www.ti.com (strona internetowa z dnia 10.09.2009).
  • [5] CDCM7005 3.3-V High Performance Clock Synchronizer And Jitter Cleaner, 2009, www.ti.com (strona internetowa z dnia 10.09.2009)
  • [6] AD9854 ADI Data Sheet rev.E - http://www.analog.com/en/rfif-components/direct-digital-synthesis-dds/ad9854/products/product.html (strona internetowa 12.07.2009)
  • [7] Kroupa V.: Direct Digital Frequency Synthesizers. Wiley-IEEE Press, 1998.
  • [8] Łuszczyk M.: Generacja sygnału wzbudzenia z liniową modulacją częstotliwości z wykorzystaniem bezpośredniej syntezy cyfrowej DDS. Opracowanie PIT, Warszawa 2005.
  • [9] Chua M. Y., Koo V. C.: FPGA-based chirp generator for high resolution UAVSAR. Progress In Electromagnetics Research, PIER 99, 71-88, 2009.
  • [10] A Technical Tutorial on Digital Signal Synthesis, Analog Devices Inc., 1999.
  • [11] Chan Y. K., Lim S. Y: Synthetic aperture radar (SAR) signal generation. Progress In Electromagnetics Research B, Vol. 1, 269-290, 2008.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWA9-0043-0040
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.