PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

High resolution time-interval measuring module with Vernier scale

Identyfikatory
Warianty tytułu
PL
Wysokorozdzielczy moduł pomiaru odcinka czasowego z odczytem noniuszowym
Konferencja
Technologia elektronowa : ELTE' 2004 : konferencja naukowa (8 ; 19-22.04.2004 ; Stare Jabłonki, Polska)
Języki publikacji
EN
Abstrakty
EN
A method for the improving resolution of a time-interval measuring system implemented in a single FPGA structure is discussed. In this method the period of the standard oscillator is adjusted to the single tap delay. In this way the Vernier scale can be obtained and the system resolution can be significantly increased. A new time-interval measuring module with a Vernier scal (TIMMV) of resolution equal to 318.8 ps.
PL
Opisano metodę poprawy rozdzielczości systemu pomiaru odcinka czasowego implementowanego w pojedynczej strukturze FPGA. Metoda polega na dopasowaniu okresu sygnału wzorcowego do opóźnienia segmentu linii opóźniającej. W ten sposób uzyskuje się skalę pomocniczą (noniuszową) i rozdzielczość systemu może być zwielokrotniona. Zaprezentowano nowy moduł pomiaru odcinka czasowego z noniuszową skalą (TIMMV) o rozdzielczości równej 318,8 ps.
Rocznik
Strony
68--70
Opis fizyczny
Bibliogr. 6 poz., wykr.
Twórcy
  • Uniwersytet Mikołaja Kopernika, Instytut Fizyki, Zakład Fizyki Technicznej i Zastosowań Fizyki, Toruń
autor
  • Uniwersytet Mikołaja Kopernika, Instytut Fizyki, Zakład Fizyki Technicznej i Zastosowań Fizyki, Toruń
autor
  • Uniwersytet Mikołaja Kopernika, Instytut Fizyki, Zakład Fizyki Technicznej i Zastosowań Fizyki, Toruń
  • Uniwersytet Mikołaja Kopernika, Instytut Fizyki, Zakład Fizyki Technicznej i Zastosowań Fizyki, Toruń
autor
  • Uniwersytet Mikołaja Kopernika, Instytut Fizyki, Zakład Fizyki Technicznej i Zastosowań Fizyki, Toruń
Bibliografia
  • [1] Zieliński M., Karasek К., and Dygdala R. S.: Fast, real-time multichannel scaler, construction and applications. Rev. Sd. Instr., 1996,67, pp. 3325-3331.
  • [2] Zieliński M., Dygdala R.S. and Płóciennik P.: High-resolution Digital Counting Systems for Applications in atomic Physics. 5-th International Symposium on Measurement, Technology and Intelligent Instruments, 2001, pp. 359-364, Giza, Cairo, Egypt.
  • [3] Frankowski R., Grzelak S., Kowalski M., Chaberski D. and Zieliński M.: Timeinterval measurements, using tapped Delay lines implemented in a programmable logical structures. 12th IMEKO TC4 International Symposium Zagreb, Croatia, Proceedings part 2, 2002, pp. 333-336.
  • [4] Kalisz J., Orzanowski T. and Szplet R.: Delay-locked loop technique for temperature stabilization of internal delays of CMOS FPGA devices. Electronics Letters, 2000, vol. 36 no 14, pp. 1184-1185.
  • [5] Dudek P., Hatfield J.V.: A Zero Dead-Time, High Temporal Resolution, Time-of-Flight Particle Detector 1C. Proceedings of Eurosensors XI conf. Warsaw, 1997, pp. 1341-1344, Poland.
  • [6] Dudek P., Szczepański S., and Hatfield J. V.: A High-Resolution CMOS Time-to-Digital Converter Utilizing a Vernier Delay Line. IEEE Trans, on solid-state circ., 2000, vol. 35, no 2, pp. 240-247.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWA2-0014-0072
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.