PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

System TRMS w zastosowaniu do projektowania komponentów IP

Identyfikatory
Warianty tytułu
EN
TRMS system in IP Component Design
Konferencja
International Conference of Mixed Design of Circuits and Systems - MIXDES 2004 (11 ; 24-26.06.2004 ; Szczecin, Polska)
Języki publikacji
PL
Abstrakty
PL
W artykule opisana została metoda rozproszonego projektowania układów scalonych oraz implementacja tej metody z wykorzystaniem oprogramowania TRMS-GTLS. Omówione zostały zagadnienia związane z wyborem aplikacji uruchamianych zdalnie oraz kryteria jakimi kierowano się podczas dokonywania takiego wyboru. Na zakończenie przedstawiono wnioski dotyczące używania utworzonego środowista w rzeczywistym projekcie.
EN
In the article distributed design of integrated circuits methodology and its implementation with use of TRMS-GTLS software have been described. The criteria of choosing the tools which should be invoked remotely and related issues have been discussed. Finally some conclusions from the use of described methodology and software in real design have been presented.
Rocznik
Strony
9--12
Opis fizyczny
Bibliogr. 9 poz.
Twórcy
  • Instytut Technologii Elektronowej, Warszawa
autor
  • Instytut Technologii Elektronowej, Warszawa
autor
  • Instytut Technologii Elektronowej, Warszawa
autor
  • Instytut Technologii Elektronowej, Warszawa
autor
  • Politechnika Śląska, Gliwice
autor
  • Politechnika Śląska, Gliwice
autor
  • Politechnika Śląska, Gliwice
autor
  • Politechnika Śląska, Gliwice
  • Politechnika Śląska, Gliwice
autor
  • Politechnika Śląska, Gliwice
Bibliografia
  • 1. Gajski D., Dutt N., Wu A., Lin S.: high-Level Synthesis - Introduction to Chip and System Design. Kluwer Academic Publishers, Boston/London/Dordrecht, 1992.
  • 2. Jerraya A. A., Ding H., Kission P., Rahmuni M.: Behavioral Synthesis and Component Reuse with VHDL. Kluwer Academic Publishers, Boston/London/Dordrecht, 1997.
  • 3. E-Colleg project web page http://www.ecolleg.org
  • 4. Kostienko T, Mueller W., Pawlak A., Schattkowsky T: Advanced Infrastructure for Collaborative Engineering in Electronic Design Automation, 10th ISPE Int. Conf, on Concurrent Engineering: Research and Applications, Madeira Island, Portugal, 26-30.07.2003.
  • 5. Schatkowsky T, Mueller W.: Distributed Engineering Environment for the Design of Electronic Systems. Proc, of CCE’03, Poznań, Poland, 15-16 April 2003.
  • 6. Kokoszka A., Ługowski N., Nguyem Q.T., Obrębski D., Pawlak A., Siekierska K., Carbellada M., Schlichter B.: Collaborative Design of the FWMI (FPGA Pulse Width Modulator Industrialized Version). Proc, of E-Colleg Workshop on Challenges in Collaborative Engineering (CCE’03), Poznań, 15-16 April 2003.
  • 7. Siekierska K., Obrębski D., Kokoszka A., Ługowski N., Pawlak A., Carballaeda M., Schlichter B.: Verification of Advanced Collaborative Infrastructure by Affine FPGA Design, Workshop on Challenges in Collaborative Engineering. CCE04, Tatranska Łomnica, Slovakia, April 18-21, 2004.
  • 8. Kostienko T, Pawlak A., Szlęzak M., Fraś P., Magiera, M. Witczyński J.: Development of TRMS/GTLS - Global Tool Lookup Services. Proc, of CCE’03, Poznań, Poland, April 15-16, 2003.
  • 9. Kokoszka A., Nguyen Q.T., Siekierska K., Pawlak A., Obrębski D., Ługowski N.: Distributed Design of Semiconductor IP Based on the Workflow Concept. Proc, of IEEE Design and Diagnostic of Electronic Circuits and Systems Workshop, IEEE DDECS 2001, Gyor, 18-20 April, 2001, pp. 299-306.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWA2-0009-0030
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.