PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Rekonfigurowalne architektury systemów sprzętowych do przetwarzania i analizy obrazów w pracach AGH

Identyfikatory
Warianty tytułu
EN
Reconfigurable architectures of vision systems: research at the AGH University of Science and Technology
Języki publikacji
PL
Abstrakty
PL
Publikacja omawia trzy systemy do sprzętowego przetwarzania i analizy obrazów cyfrowych w czasie rzeczywistym, zrealizowane przez autorów w ramach badań prowadzonych na AGH w Krakowie. Wyniki badań, jak i przedstawiona metodologia tworzenia systemów wizyjnych pokazują, że mimo ogromnego postępu technologicznego w elektronice w okresie ostatnich 15 lat, koncepcja budowy dedykowanych systemów wizyjnych, przyjęta w latach osiemdziesiątych a wdrażana i rozwijana w coraz nowszych rozwiązaniach, nie tylko nie traci na wartości, ale coraz pełniej odpowiada zapotrzebowaniu na szybkie i wydajne systemy do przetwarzania sygnałów wizyjnych.
EN
At the paper architectures of three real-time image processing and analysis systems developed at AGH University of Science and Technology are presented. The systems have been the subject of research for more than 15 years. The experience gathered during that period as well as several studies, both theoretical and practical, presented in this paper, has lead the authors to a conclusion that the field of solution concepts for the architectures of dedicated video systems, is much more stable than the rapidly varying (at the pace dictated by the progress of electron technology) realization possibilities of hardware solutions.
Rocznik
Strony
29--33
Opis fizyczny
Bibliogr. 16 poz.
Twórcy
autor
  • Akademia Górniczo-Hutnicza, Kraków
autor
  • Akademia Górniczo-Hutnicza, Kraków
autor
  • Akademia Górniczo-Hutnicza, Kraków
  • Akademia Górniczo-Hutnicza, Kraków
Bibliografia
  • 1. Tadeusiewicz R.: The Multiprocesor Architecture for Image Processing. Lecture Notes on Computer Vision and Artificial Intelligence, Ossolineum, Wrocław, Publishing House of Polish Academy of Science 1990.
  • 2. Kung S. Y.: VLSI Array Processors. Prentice Hall, Englewood Cliffs, New Jersey 07632, 1990.
  • 3. Jonker P. P.: Morphological Image Processing: Architecture and VLSI design. Delft University of Technology, 1992.
  • 4. Lange A. A. J.: Design and Implementation of Highly Parallel Pipelined VLSI System. Delft University of Technology, 1991.
  • 5. Dagless E., at al.: Image Processing Hardware. Proc. of the 5-th School Computer Vision and Graphics Zakopane, Format, Wrocław 1994.
  • 6. Pilch L.: Vision System for Controlling the Work of an Industrial Robot. Elektrotechnika, Kraków, vol. 9, no. 1, pp. 61-75, 1990.
  • 7. Wiatr K.: Pipelined Architecture of Specialised Reconfigurable Processors in FPGA Structures for Real-Time Image Data Pre-Processing. Proc. of the Euromicro 1998, Los Alamitos CA, IEEE Computer Society 1998, IEEE Cat. No. PR08646, pp. 131-138.
  • 8. Wiatr K.: Dedicated Hardware Processors for a Real-Time Image Data Pre-Processing lmplemented in FPGA Structure. Lecture Notes in Computer Science - no 1311 (Ed.Alberto Del Bimbo), Proc. of the 9th International Conference on Image Analysis and Processing - ICIAP'97, Florence 1997, Berlin, Springer-Verlag 1997, vol. II, p. 69-75.
  • 9. Wiatr K.: Dedicated System Architecture for Parallel Image Computation used Specialised Hardware Processors Implemented in FPGA Structures. International Journal of Parallel and Distributed Systems and Networks, vol. 1, No. 4, Pittsburgh 1998, p. 161-168
  • 10. http:/ /www.mirotech.com.
  • 11. Cuenca A., et al.: Reconfigurable Frame-Grabber for Real-Time Automated Visual Inspection (RT-AVI) Systems. FPL 2001, Lecture Notes in Computer Science 2147, SpringerVerlag 2001.
  • 12. Henriss K., et al.: A Reconfigurable Hardware Platform for Digital Real-Time Signal Processing in Television Studios. Proc. of FCCM 2000, pp. 285-286, IEEE CS, Los Alarnitos, California 2000.
  • 13. Gorgoń M.: Badanie przydatności procesorów specjalizowanych do wstępnego przetwarzania obrazu. Praca doktorska, AGH 1995.
  • 14. Gorgoń M.: Universal Reprogrammable Architecture for Implementation Dedicated Image Processors Based on FPGA. Proc. of 6 International Conference on Image Processing and its Applications IPA 97, IEE Conference Publication no.: 443, vol. 2, pp. 556-560.
  • 15. Gorgoń M., Tadeusiewicz R.: Hardware-based image processing library for Virtex FPGA. SPIE Proceedings, vol. 4212, pp. 1-10, Boston USA.
  • 16. Gorgoń M., Jabłonski M.: FPGA-Based Video Processor for Log-Polar Re-Mapping in the Retina Heterogeneous Image Processing System. Proc. of IFAC Workshop on Programmable Devices and System PDS 2001, Gliwice Poland.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWA2-0007-0021
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.