Tytuł artykułu
Autorzy
Identyfikatory
Warianty tytułu
Compensation of the temperature influence on the propagation time of integrated logical gates by means of supply voltage
Języki publikacji
Abstrakty
Celem prac badawczych przedstawionych w tej pracy jest wyznaczenie analitycznych zależności opisujących wpływ temperatury oraz napięcia zasilającego na czas propagacji cyfrowych układów logicznych oraz określenie relacji pomiędzy tymi zależnościami. W artykule zaprezentowano pomiary zmian czasu propagacji wybranych bramek logicznych w funkcji temperatury i w funkcji napięcia zasilającego. Przedstawiono wyniki pomiarów zmian czasu propagacji badanych układów w funkcji temperatury przy regulacji napięcia zasilającego wg wyznaczonych równań kompensacyjnych.
The main purpose of the research work presented in this paper is to determine an analytical dependence describing the influence of temperature and supply voltage on the propagation time of gates, and to define the relations between those dependences. The article presents the measurements of changes in propagation times of logical gates in the function of temperature as well as in the function of supply voltage. The results of measurements of propagation time changes of tested integrated circuits in a function of temperature during adjustment the supply voltage by determined compensation equations are presented.
Wydawca
Rocznik
Tom
Strony
38--41
Opis fizyczny
Bibliogr. 5 poz., rys., wykr.
Twórcy
Bibliografia
- [1] Kalisz J.: Podstawy elektroniki cyfrowej. WKL, Warszawa 2007.
- [2] Lange K., M. Kasznia: Application of Vernier interpolation for digital time error measurement. PWT 2008, Poznań, December 2008.
- [3] Dongsheng Ma, Chuang Zhang: Thermal Compensation Method for CMOS Digital Integrated Circuits Using Temperature-Adaptive DC-DC Converter. Circuits and Systems II: Express Briefs, Vol. 53, No. 11, November 2006, pp. 1284-1288.
- [4] Leung K. N., C. H. Lo, P. K. T. Mok, Y. Y. Mai, W. Y. Leung, M. J. Chan: Temperature-compensated CMOS ring oscillator for power-management circuits. Electronics Letters, Vol. 43, No. 15, Digital Object Identifier: 10.1049/el:20070935, Publication Year: 2007, pp. 786-787.
- [5] Sundaresan K., P. E. Allen, F. Ayazi: Process and Temperature Compensation in a 7-MHz CMOS Clock Oscillator. IEEE Journal of Solid-State Circuits, Vol. 41, No. 2, Digital Object Identifier: 10.1109/JSSC.2005.863149, Publication Year: 2006, pp. 433-442.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWA1-0045-0010