Tytuł artykułu
Autorzy
Identyfikatory
Warianty tytułu
Low power current mode pipelined a/d converter
Języki publikacji
Abstrakty
W artykule przedstawiono prototyp 4-stopniowego potokowego przetwornika a/c. Przetwornik zbudowany jest z trzech 2,5-bitowych i jednego 3-bitowego stopnia w technice prądowej. Układ został zaprojektowany jako prototypowy układ ASIC, w technologii CMOS AMS 0,35 μm. Parametry przetwornika odpowiadają parametrom współczesnych przetworników wykonanych w technologii przełączanych pojemności, natomiast walorem zaproponowanego rozwiązania jest niski pobór mocy.
This paper presents a novel prototype low power current mode 4-stages pipelined a/c converter. The a/d converter structure is composed of current mode building blocks and final comparator block which converts the analog current signal into digital voltage signal. All building blocks have been designed in CMOS AMS 0.35 μm technology, then simulated to verify proposed concept. The performances of the converter are compared to performances of known voltage mode switched capacitance converter structures. Low power consumption and small chip area are advantages of the proposed converter.
Słowa kluczowe
Wydawca
Rocznik
Tom
Strony
101--104
Opis fizyczny
Bibliogr. 7 poz., rys.
Twórcy
autor
autor
autor
- Politechnika Koszalińska, Wydział Elektroniki i Informatyki
Bibliografia
- [1] Horna O. A.: A 150 Mbps A/D and D/A Conversion System. Comsat Technical Review, vol. 2, no 1, pp. 52-57, 1972.
- [2] Mortezapourand S.,. Lee E.: A Reconfigurable Pipelined Data Converter, in Proc. Int. Symp. On Circuits and Systems, vol. IV, pp. 314-318, 2001.
- [3] Nejati B., Shoaei O.: A 10-bit, 2.5-V, 40Msamples/s, Pipelined Analog to Digital Converter in 0.6-mm CMOS. In Proc. Int. Symp. On Circuits and Systems, vol. I, pp. 576-580, 2001.
- [4] Wawryn K., Suszyński R., Strzeszewski B.: High Speed A/D Converter. In Proc. Int. Conf. on Mixed Desing, MIXDES'2003, pp. 228-231.
- [5] Conroy C. S. G., Cline D. W., Gray P. R.: An 8-b 85 MS/s Parallel Pipeline Converter in 1-µm CMOS. IEEE J. of Solid-State Circuits, vol. 28., no 4, 1993.
- [6] Ju R. A., Lee D. H., Yu S. D.: High-Speed low Power CMOS Pipelined Analog-to Digital Converter. IEICE Trans. Fundamentals, vol. E82-A, no 6, 1999.
- [7] Nejati B., Shoaei O.: Systematic design of the pipelined analog-to-digital converter with radix< 2. Microelectronics Journal, vol. 35, pp. 767-776, 2004.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWA1-0038-0028