PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Jednokanałowy tomograf pojemnościowy z układem sprzętowej rekonstrukcji obrazów

Identyfikatory
Warianty tytułu
EN
One channel capacitance tomograph with hardware implementation of image reconstruction algorithm
Języki publikacji
PL
Abstrakty
PL
W artykule opisano konstrukcję jednokanałowego tomografu pojemnościowego. Jego modułowa budowa umożliwia testowanie różnych układów pomiarowych. W tomografie zastosowano układ pomiarowy wykorzystujący przetwornik CDC (Capacitance-to-Digital Converter). Jako układ sterowania zastosowano układ FPGA, w którym zrealizowano system mikroprocesorowy wraz z układem sprzętowej rekonstrukcji obrazów. Układ ten wykonuje iteracyjny algorytm Landwebera.
EN
One channel capacitance tomograph was described. Its modular design gives opportunity to test different measurement circuits. Described tomograph use measurement circuit based on CDC (Capacitance-to-Digital Converter). Control unit of the tomograph was implemented inside FPGAas a microprocessor system with hardware implementation of image reconstruction algorithm. The Landweber iterative image reconstruction algorithm was implemented.
Rocznik
Strony
122--126
Opis fizyczny
Bibliogr. 6 poz., il.
Twórcy
autor
autor
  • Politechnika Warszawska, Instytut Radioelektroniki
Bibliografia
  • [1] Mirkowski J., Smolik W. T., Yang M., Olszewski T., Szabatin R., Radomski D. S., Yang W. Q.: A New Forward-Problem Solver Based on a Capacitor-Mesh Model for Electrical Capacitance Tomography. Instrumentation and Measurement, IEEE Transactions on vol. 57, Issue 5, May 2008 pp. 973-980.
  • [2] Jang J. D., Lee S. H., Kim K. Y., Choi B. Y.: Modified iterative Landweber method in electrical capacitance tomography. Measurement Science and Technology, vol. 17, n 7, Jul 1, 2006, pp. 1909-1917.
  • [3] Wang J., Chen Y., Xie J., Chen B., Lin H.: System structure for FPGAbased SOPC design using hard tasks. IEEE International Conference on Industrial Informatics (INDIN), Proceedings - IEEE INDIN 2008: 6th IEEE International Conference on Industrial Informatics, 2008, pp. 1154-1159.
  • [4] Thirer N., David Y., Zedaka I. B., Efron U.: Improvement of pipelines implementation in FPGA designs. Proceedings of SPIE - The International Society for Optical Engineering, v 6294, Infrared and Photoelectronic Imagers and Detector Devices II, 2006, p 62940T.
  • [5] Labrosse J. J.: MicroC/OS-ll The Real-Time Kernel, Second Edition. CMP Books, Cmp Media LLC, May 2003.
  • [6] Analog Devices, Integrated capacitance to digital converter AD7645/6/7, Data sheets, http://www.analog.com
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWA0-0042-0022
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.