PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Powiadomienia systemowe
  • Sesja wygasła!
  • Sesja wygasła!
  • Sesja wygasła!
Tytuł artykułu

Integrating USB functionality into system-on-chip : elements of the technical solution

Identyfikatory
Warianty tytułu
PL
Integracja kontrolera magistrali USB w systemie scalonym : części składowe rozwiązania technicznego
Konferencja
Krajowa Konferencja Elektroniki. 5 ; 12-14.06.2006 ; Darłówko Wschodnie, Polska
Języki publikacji
EN
Abstrakty
EN
The paper presents briefly an architecture of USB OTG controller IP core in the context of experiences gained during the earlier design work on USB device controllers. Universal Serial Bus is an industry standard conceived in the late 90's of 20th century to replace serial links used as a standard interface between personal computers and peripherals (USB OTG is an extension of USB standard). The presentation of the USB OTG controller IP core is followed with a discussion of numerous aspects of reusability that go beyond creating a synthesizable description of the controller at register transfer level.
PL
Artykuł zwięźle przedstawia architekturę kontrolera USB OTG w kontekście wcześniejszych doświadczeń projektowych nad kontrolerami urządzeń USB. Uniwersalna Magistrala Szeregowa jest standardem przemysłowym zdefiniowanym w latach dziewięćdziesiątych ubiegłego wieku w celu zastąpienia łączy szeregowych stanowiących standardowy interfejs pomiędzy komputerami personalnymi i urządzeniami peryferyjnymi. (USB OTG jest rozszerzeniem standardu USB). Prezentacja kontrolera uzupełniona jest dyskusją aspektów wspomagających wykorzystanie elektronicznych komponentów wirtualnych.
Rocznik
Strony
55--58
Opis fizyczny
Bibliogr. 5 poz., wykr.
Twórcy
autor
  • Evatronix SA, Dział Elektroniki, Gliwice
Bibliografia
  • [1] Universal Serial Bus Revision 2.0 specification with 1.0a revision to USB On- The-Go Supplement, 2003.
  • [2] Keating M., Bricaud P.: Reuse Methodology Manual 2nd ed., Kluwer Academic Publishers, 1999.
  • [3] Property Specification Language Reference Manual, version 1.1, © Accellera, June 2004.
  • [4] Ghenassia F. (editor): Transaction-Level Modeling with SystemC: TLM Concepts and Applications for Embedded Systems, Springer, 2005.
  • [5] The SPIRIT Consortium 1.1 Specification, © SPIRIT Consortium, 2005.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWA0-0014-0017
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.