PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Powiadomienia systemowe
  • Sesja wygasła!
  • Sesja wygasła!
Tytuł artykułu

Rekonfigurowalne systemy scalone (PSoC)

Identyfikatory
Warianty tytułu
EN
Reconfigurable integrated circuits (PSoC)
Języki publikacji
PL
Abstrakty
PL
Przedstawiono projektowanie systemów realizowanych w jednomodułowej strukturze scalonej tzw. System on Chip. Szczególnie uwzględniono projektowanie w rekonfigurowanych strukturach FPGA. Omawiane są również mankamenty metod i narzędzi projektowania.
EN
The paper presents an approach to System on Chip designs. The approach targets SoC designs containing reconfigurable FPGA. The paper also points out the weak aspects of related synthesis methods and tools.
Rocznik
Strony
21--24
Opis fizyczny
Bibliogr. 21 poz., wykr.
Twórcy
autor
  • Politechnika Warszawska, Instytut Telekomunikacji
  • Politechnika Warszawska, Instytut Mikroelektroniki i Optoelektroniki
autor
  • Politechnika Warszawska, Instytut Mikroelektroniki i Optoelektroniki
Bibliografia
  • 1. ALTERA, EBV Elektronik: PSoC World Seminar, Wrocław 2001.
  • 2. Brzozowski J., Łuba T.: Decomposition of Boolean Functions Specified by Cubes, Journal of Multiple-Valued Logic and Soft Computing. Vol. 9, pp. 377-417. Old City Publishing, Inc., Philadelphia 2003.
  • 3. Chang S. C., Marek-Sadowska M., Hwang T. T.: Technology Mapping for TLU FPGAs Based on Decomposition of Binary Decision Diagrams. IEEE Trans. on CAD, vol. 15, No. 10, pp. 1226-1236, October, 1996.
  • 4. Jóźwiak L., Chojnacki A.: Functional Decomposition Based on Information Relationship Measures Extremely Effective and Efficient for Symmetric Functions. Proc of the Euromicro Conference, pp. 150-159. Vol. 1, Milan 1999.
  • 5. Kravets V. N., Sakallah K. A.: Constructive library-aware synthesis using symmetries. Proc. Of Design, Automation and Test in Europe Conference, 2000.
  • 6. Lai Y. T., Pan K. R. R., Pedram M.: OBDD-Based Functional Decomposition: Algorithm and Implementation. IEEE Trans. on CAD, vol. 15, No 8, pp. 977-990, August, 1996.
  • 7. LubaT. (red.), Rawski M., Tomaszewicz P., Zbierzchowski B.: Synteza układów cyfrowych. WKŁ Warszawa 2003.
  • 8. Łuba T., Rawski M., Jachna Z.: Functional Decomposition as a Universal Method of Logic Synthesis for Digital Circuits. MIXED Design of Integrated Circuits And Systems, str. 285-290, Wrocław, Poland 20-22 June 2002.
  • 9. Łuba T., Selvaraj H., Nowicka M., Kraśniewski A.: Balanced multilevel decomposition and its applications in FPGA-based synthesis. in G. Saucier, A. Mignotte (ed.), Logic and Architecture Synthesis, Chapman & Hall, 1995.
  • 10. Łuba T., Selvaraj H.: A General Approach to Boolean Function Decomposition and its Applications in FPGA-based Synthesis. VLSI Design, Special Issue on Decompositions in VLSI Design, vol. 3, Nos. 3-4, pp. 289-300, 1995.
  • 11. Meyer-Baese U.: Digital Signal Processing with Field Programmable Gate Arrays. Springer Verlag, Berlin 2001.
  • 12. Nowicka M.: Zrównoważona metoda odwzorowania technologicznego dla układów FPGA. Rozprawa doktorska, Wydział Elektroniki i Technik Informacyjnych Politechniki Warszawskiej, Warszawa 1999.
  • 13. Obarski E.: Implementacja algorytmu kryptograficznego Rijndael w strukturze FPGA. Praca magisterska WEiTI, Politechnika Warszawska, 2004.
  • 14. Pasierbiński J., Zbysiński P.: Układy programowalne w praktyce. WKŁ 2001.
  • 15. Perkowski M., Malvi R., Grygiel S., Burns M., and Mishchenko A.: Graph coloring algorithms for Fast Evaluation of Curtis Decompositions. Proc. Design Automation Conference, pp. 225-230, New Orleans, 1999.
  • 16. Rawski M., Selvaraj H., Łuba T.: An Application of Functional Decomposition in ROM-Based FSM Implementation in FPGA Devices. Proc. Euromicro Symposium on Digital System Design, pp. 104-110, Belek-Antalya, Turkey, 1-6 September 2003.
  • 17. Scholl C.: Functional Decomposition with Application to FPGA Synthesis. Kluwer Academic Publisher, Boston 2001.
  • 18. Rogawski M.: Implementacja algorytmu HIEROCRYPT w strukturach programowalnych. Praca magisterska, Wojskowa Akademia Techniczna, 2003.
  • 19. Wiatr K.: Akceleracja obliczeń w systemach wizyjnych. WNT, Warszawa 2003.
  • 20. Zbysiński P.: Rekonfigurowalne układy FPSLIC firmy Atmel. Elektronizacja 7-8/2000.
  • 21. Zbysiński P., Pasierbiński J.: Nowoczesne metody programowania i konfigurowania układów PLD. Elektronizacja 7-8/2001.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BWA0-0004-0069
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.