PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Akwizycja danych z ADC z wykorzystaniem FPGA

Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Data acquisition from the ADC using an FPGA
Języki publikacji
PL
Abstrakty
PL
W referacie przedstawiono realizację toru akwizycji danych analogowych, w szczególności sterowania zespołami 6-kanałowych przetworników ADC w AD7656 Analog Devices za pośrednictwem układu FPGA z serii Spartan 3 Xilinx, omówiono procedury przesyłania danych z ADC do buforów w FPGA i ich konwersji oraz dalszej transmisji do procesora DSP Tiger SHARC Analog Devices. Cyfrowe reprezentacje analogowych sygnałów wejściowych ADC przesyłane są do FPGA za pośrednictwem trzech linii interfejsu szeregowego, kompatybilnych w warstwie fizycznej ze standardem SPI. Po przetworzeniu w FPGA dane przesyłane są do procesora DSP, przy udziale linii w standardzie LVDS. W referacie omówiono właściwości wymienionych standardów interfejsów, procedury sterowania ADC, algorytmy programu konfiguracyjnego FPGA oraz funkcje realizowane w tym układzie. Omówiono wyniki badań funkcjonalnych toru.
EN
The paper presents implementation of the analog data acquisition channel, in particular the control of a 6-channel ADC converter system of type AD7656 Analog Devices through the Xilinx Spartan 3 of series FPGA, discusses the procedure for sending data from the ADC to FPGA buffers, their conversion and further transmission to the DSP TigerSHARC Analog Devices. The measurement channel configuration is shown in Fig. 1. The digital representations of ADC analog input signals are sent to the FPGA via a three-lines serial interface (Fig. 2) at the physical layer compatible with the SPI standard. After processing in the FPGA, the data are sent to the DSP, with participation of the four-lines bus in the LVDS standard (Fig. 3). The paper presents the ADC properties (Fig. 5) as well as the interfaces applied in the channel (Figs. 3, 4, 8), the procedures for miscellaneous modes of the ADC data output (Figs.6, 7), the set of lines for the FPGA communication with its external circuits (Fig. 8), the time dependencies between operations implemented in the FPGA (Fig. 9), the FPGA configuration program algorithms (Fig. 10) and the functions implemented in this system. Selected results of the functional tests of the channel are discussed.
Słowa kluczowe
PL
EN
Wydawca
Rocznik
Strony
912--915
Opis fizyczny
Bibliogr. 10 poz., rys., schem.
Twórcy
autor
autor
Bibliografia
  • [1] Maśnicki R., Hallmann D.: Konwersja danych pomiędzy interfejsami Link Port i SPI, PAK vol. 56, nr 12/2011, str. 1466-1468.
  • [2] Analog Devices, ADSP-TS201 TigerSHARC® Processor, Hard-ware Reference, Revision 1.1, December 2004.
  • [3] Analog Devices. ADSP TS-201 EZ-KIT Lite Evaluation System Manual, Revision 3.1, April 2007.
  • [4] National Semiconductor. LVDS Owner’s Manual, 4th Edition; 2008.
  • [5] Analog Devices, Interfacing to High Speed ADCs via SPI, Application Note AN-877, Rev.A 12/05.
  • [6] AD7656/AD7657/AD7658, Data sheet, Rev. D, Analog Devices, 2010.
  • [7] Wang X., Lu Y., Zhang L.: Design and implementation of high-speed real-time data acquisition system based on FPGA, The Journal of China Universities of Post and Telecommunications, Volume 13, Issue 4, pp. 61-66, December 2006.
  • [8] Ning Y., Guo Z., Shen S., Peng B.: Design of Data Acquisition and Storage System Based on the FPGA, IWIEE 2012, Elsevier, Procedia Engineering 29, pp. 2927-2931, 2012.
  • [9] Xilinx. Spartan-3 FPGA Family Data Sheet, Product Specification, Application Note DS099; January 17, 2005.
  • [10] Xilinx. Analog Devices TigerSHARC Link Port, Application Note: Spartan-II and Spartan-3 Families, Virtex and Virtex-II Series, XAPP634 (v1. 2), October 26, 2004.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0127-0002
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.