PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Analiza rozwiązań układowych zmniejszających rezystancję przewodzenia w przełącznikach analogowych

Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Analysis of circuit solutions decreasing on-resistance in analog switches
Języki publikacji
PL
Abstrakty
PL
W artykule przedstawiono rozwiązania układowe pozwalające na zmniejszenie rezystancji przewodzenia przełączników analogowych. Przeprowadzono symulację trzech rozwiązań układów przełączających analizując ich właściwości. Określono podstawowe parametry oraz zbadano stabilność tych układów. Dla ulepszonego układu przełączającego ze sprzężeniem zwrotnym przeprowadzono analizę matematyczną, uwzględniając pojemności pasożytnicze przełącznika i wzmacniacza operacyjnego.
EN
This paper presents a new circuit design enabling the decrease in on-resistance of analog switches. The simulation of three switching circuit solutions was performed when analysing their properties. Basic parameters were determined and the stability of these circuits was tested. The mathematical analysis (taking into account parasitic capacitances of the analog switch and operational amplifier) was carried out for the improved switching circuit with feedback. It was found that the improved switching circuit with feedback (Fig.3) has the highest parameters in comparison with other switching circuits on transistors and operational amplifiers: resistance of the switching circuit in closed state is lower than 0.02 - switching-on time of the switching circuit is practically equal to that of a single analog switcher used in switching circuits. The proposed mathematical model reflects properly the real switching circuit, which was confirmed by the closeness of the results obtained from the model analysis and the real model simulation.
Wydawca
Rocznik
Strony
269--273
Opis fizyczny
Bibliogr. 9 poz., rys., schem., wzory
Twórcy
autor
Bibliografia
  • [1] Cantarano S., Pallotino G.: Logarithmic Analog-to-Digital Converters: A Survey. “IEEE Transactions on Instrumentation and Measurement”, Vol. IM 22, No 3, September, 1973, pp. 201-213.
  • [2] Guilherme J., Horta N. C., Franca J. E.: Symbolic synthesis of non-linear data converters, “Electronics, Circuits and Systems, 1998 IEEE International Conference on”, Vol. 3, pp. 219-222, 1998.
  • [3] Greanger D. C., Heald A. B., Marlow B. K., Moore M. B.: A switched-capacitor signal processing circuit for capacitive microsensors / Nat. Conf. Publ./ Inst. Eng., Austral.- 1991.- 91.-p. 21-24.
  • [4] Lefas C. C.: A serial charge redistribution logarithmic A/D con-verter. “Int. Journal of Circuit Theory and Applications”, Vol. 17, 1989, pp. 47-54.
  • [5] Lefas C. C.: Successive approximation logarithmic A/D conver-sion using charge redistribution technigues. “Int. Journal of CircuitTheory and Applications”, Vol. 15, no 1, 1987, pp. 61-69.
  • [6] Myczuda Z., Szcześniak Zb.: “Analiza parametrów układów elektronicznych”, Wydawnictwo- PAK 2011 ISBN 978-83-926319-3-4.
  • [7] Szcześniak A., Myczuda Z.: „Porzędowy logarytmiczny analogowo cyfrowy przetwornik”, IV International conference, Advanced Computer Systems and Networks, Design and Application, Lwów 2009, Ukraina.
  • [8] Szcześniak A., Myczuda Z.: „A method of charge accumulation in the logarithmic analog-to-digital converter with a successive approximation”, Przegląd Elektrotechniczny (Electrical Review), ISSN 0033-2097, R. 86 nr 10/2010 str. 336-340.
  • [9] Szcześniak A., Myczuda Z.: „Przetwornik Cyfra-Analog”, Wynalazek został zgłoszony w Urzędzie Patentowym RP w dniu 8.12.2010 r i zarejestrowany pod numerem P-393179.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0099-0010
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.