PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Designing high speed FPGA systems with close relation to physical domain

Autorzy
Treść / Zawartość
Identyfikatory
Warianty tytułu
PL
Projektowanie systemów FPGA przetwarzania szybkich sygnałów w ścisłym powiązaniu z warstwą fizyczną
Języki publikacji
EN
Abstrakty
EN
In real system design, when FPGA technology is used for high performance DSP computing, to short design time and prohibit any critical error in hardware prototype there is the need to explore system level approach and detail physical level verification at the same time. In this article author presents a design environment built to design some kind of radar systems. Characteristic in this approach is great care given to guarantee possessing from and generating signals to the real environment.
PL
Projektowanie systemów technicznych, przetwarzających sygnały szybkie (częstotliwości radiowe) jest zadaniem trudnym i wymagającym złożonego onarzędziowania. Użycie reprogramowalnych tablic logicznych FPGA w roli wysokowydajnych elementów cyfrowego przetwarzania sygnałów staje się obecnie standardem. Aby skrócić cykl projektowy i wyeliminować ryzyko zaistnienia krytycznych błędów prototypu potrzebne jest zastosowanie projektowania na poziomie systemu, z koniecznością jednoczesnej, szczegółowej i w pełni wiarygodnej weryfikacji na poziomie warstwy fizycznej. Przedstawiony w publikacji zestaw narzędzi programowych i przyrządów pomiarowych, zdaniem autora, daje możliwość spełnienia wyżej zarysowanego postulatu. Postulat ten sam w sobie nie wydaje się wszakże oryginalny, zwarzywszy jednak na postęp technologiczny, pewne istotne tendencje z tym związane warte są omówienia. Przedstawiony, jako przyczyna dyskusji, zestaw stanowiska badawczorozwojowego przewidziany jest do realizacji badań przemysłowych oraz prac rozwojowych w zakresie konstruowania określonej klasy radarów.
Wydawca
Rocznik
Strony
648--650
Opis fizyczny
Bibliogr. 9 poz., rys.,
Twórcy
autor
Bibliografia
  • [1] K. J. Szlager: Systems Engineering – Key to Modern Development, IRE Trans., Prof. Gp. Eng. Management, vol. 3 pp. 64-66, 1956.
  • [2] B. S. Blanchard, W. J. Fabrycky: Systems Engineering and Analysis, Prentice Hall, New York, 1990.
  • [3] G. A. Frank at al.; An architecture Design and Assessment System for Software/Hardware Codesign, Proc. 22nd Design Automation Conf., IEEE CS Press, pp. 417-424, 1985.
  • [4] B. Bailey, G. Martin, A. Piziali: ESL Design and Verification, Morgan Kaufmann Publishers, 2007.
  • [5] H. Yagi, E. Haritan, G. Smith, W. Roesner, H. Tangi, N. Dutt, T. Kogel, M. McNamara, G Mancini, ESL hand-off: Fact or EDA fiction?, Design Automation Conference, DAC 2008. 45th ACM/IEEE, pp. 310–312, Date: 8-13 June 2008.
  • [6] A. Blaickner, S. Albl, W. Scherr: Configurable computing architectures for wireless and software defined radio - a FPGA prototyping experience using high level design-tool-chains, System-on-Chip, Proceedings International Symposium on, pp. 111–116, 16-18 Nov. 2004.
  • [7] A. S. Paine, K. J. Homer, J. C. Medley, P. G. Richardson: Real-time STAP hardware demonstrator for airborne radar applications, Radar Conference, RADAR’08. IEEE, pp. 1–5, 26-30 May 2008.
  • [8] R. Nanda, Chia-Hsiang Yang, D. Markovic: DSP architecture optimization in Matlab/Simulink environment, VLSI Circuits, IEEE Symposium on, pp. 192–193, 18-20 June 2008.
  • [9] T. Kempf, S. Wallentowitz, G. Ascheid, R. Leupers, H. Meyr:A Workbench for Analytical and Simulation Based Design Space Exploration of Software Defined Radios, VLSI Design, 2009 22nd International Conference on, pp. 281–286, 5-9 Jan. 2009.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0069-0030
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.