PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Analiza zużycia zasobów sprzętowych w mikroprogramowanych układach sterujących ze współdzieleniem kodów

Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Analysis of resource utilization in compositional microprogram control units with code sharing
Języki publikacji
PL
Abstrakty
PL
W artykule zaprezentowano wyniki prac nad zmniejszeniem zużycia zasobów sprzętowych w mikroprogramowanych układach sterujących ze współdzieleniem kodów. Porównano dwa typy układów mikroprogramowanych: układ z konwerterem adresu oraz układ bez konwertera. Do syntezy i implementacji struktur wykorzystano oprogramowanie Xilinx ISE 8.2i. Zastosowano cztery dostępne w pakiecie ISE strategie optymalizacji. Platformę docelową stanowił układ FPGA Xilinx Virtex-II Pro (xc2vp30-7ff896c). Badania wykazały, że wprowadzenie bloku konwertera adresu skutkuje, dla niektórych przypadków, co najmniej 50 % zmniejszeniem rozmiaru pamięci mikroprogramowanego układu sterującego ze współdzieleniem kodów.
EN
The paper presents the results of investigations on decrease in hardware resources usage in microprogram control units with code sharing. Two types of microprogram control units are compared: a structure with the address converter and that without it. Xilinx ISE 8.2i package was used for synthesis and implementation of the microprogram control unit. Four optimization strategies available in the package ISE were applied. Two strategies focus on the resources usage optimisation (area level 1, area level 2); the other two - on the device maximum frequency (speed level 1, speed level 2). The target platform was the FPGA device Xilinx Virtex-II Pro xc2vp30-7ff896c).The test results show that in some cases the memory consumption drops even by 50 % in comparison with the implementation without the address converter. It should be noted that adding an additional block (address converter) to the microprogram control unit does not cause an increase in the hardware resource use. The paper is divided into four parts. First section is a brief introduction to the issues of compositional microprogram control unit design. In second and third sections the results of resource utilisation are presented. The last - fourth - chapter contains a summary.
Wydawca
Rocznik
Strony
482--484
Opis fizyczny
Bibliogr. 8 poz., rys., tab.
Twórcy
Bibliografia
  • [1] A. Barkalov, L. Titarenko, M. Kołopieńczyk: Optymalizacja jednostki sterującej poprzez zastosowanie metody współdzielenia kodów. Pomiary Automatyka Kontrola 2006, nr 7, wyd. spec., s. 29-31.
  • [2] B. W. Bomar: Implementation of microprogrammed control in FPGAs, IEEE Transactions on Industrial Electronics, 2002, Vol. 49, Issue 2, s. 415-422.
  • [3] R. Grushnitsky, A. Mursaev, E. Ugrjumov: Development of systems on chips with programmable logic. – SPb: BHV – Petersburg, 2002 (in Rus-sian)- 626 p.
  • [4] M. B. Gorzałczany: Układy cyfrowe metody syntezy. Tom II Układy sekwencyjne układy mikroprogramowane. Wydawnictwo Politechniki Świętokrzyskiej, Kielce 2000.
  • [5] M. Kołopieńczyk: Zastosowanie konwertera adresów do zmniejszenia rozmiaru pamięci mikroprogramowanego układu sterującego ze współdzieleniem kodów, Rozprawa doktorska, Uniwersytet Zielonogórski, Zielona Góra 2007.
  • [6] M. Kołopieńczyk: Program konwertujący tekstową sieć działań do struktur mikroprogramowanych układów sterujących ze współdzieleniem kodów. Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne 2008, nr 6, s. 809-810.
  • [7] T. Łuba: Synteza układów cyfrowych, Praca zbiorowa pod redakcją prof. Tadeusza Łuby Warszawa: WKŁ 2003, s. 296.
  • [8] Xilinx: Products and Services. www, Xilinx Corporation, Available at http://www.xilinx.com/products.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0068-0025
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.