PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Synteza mikroprogramowanych układów sterujących z identyfikacją wyjść oraz dekoderem funkcji

Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Synthesis of compositional microprogram control units with outputs identification and function decoder
Języki publikacji
PL
Abstrakty
PL
W artykule zaprezentowana zostanie metoda umożliwiająca zmniejszenie liczby wyjść oraz funkcji logicznych modułów wewnętrznych układu sterującego poprzez zastosowanie identyfikacji wyjść łańcuchów bloków operacyjnych. Ponadto wprowadzony zostanie dodatkowy blok dekodera funkcji, który może zostać zrealizowany z wykorzystaniem dedykowanych bloków pamięci, co znacznie pozwala zmniejszyć liczbę elementów logicznych matryc FPGA. Szczegółowe badania przeprowadzone przez autorów potwierdzają skuteczność proponowanej metody. W porównaniu ze standardowym sposobem projektowania układów mikroprogramowanych, rozwiązanie wykorzystujące dekoder funkcji pozwala zmniejszyć liczbę wykorzystanych bloków logicznych średnio o 36%.
EN
A new synthesis method of compositional microprogram control unit (CMCU) is presented in the article. The method is based on the modification in the traditional solutions. Application of an additional block - function decoder - permits to reduce the number of logic blocks used for implementation of the CMCU on FPGA. All steps required in order to synthesize CMCU with function decoder will be shown. Detailed investigations conducted by authors have shown that the proposed method permits to decrease the FPGA area used for implementation of the control unit up to 36% compared with traditional solutions.
Wydawca
Rocznik
Strony
585--587
Opis fizyczny
Bibliogr. 8 poz., rys., tab., wzory
Twórcy
Bibliografia
  • [1] Baranov S.: Logic Synthesis for Control Automata, Kluwer Academic Publishers, 1994.
  • [2] Barkalov A. A., Palagin A.V.: Synthesis of Microprogram Control Units, IC NAS of Ukraine, Kiev, Ukraine, 1997.
  • [3] Barkalov A. A.: Synteza jednostek sterujących w strukturach progra-mowalnych, KNWS’05, Oficyna Wydawnicza UZ, Zielona Góra, 2005.
  • [4] DeMicheli G.: Synthesis and Optimization of Digital Circuits, McGraw Hill, New York, 1994.
  • [5] Łuba T. (Praca zbiorowa pod redakcją prof. Tadeusza Łuby): Synteza układów cyfrowych, WKŁ, Warszawa, 2003.
  • [6] Wisniewski R.: Częściowa rekonfiguracja mikroprogramowanych układów sterujących implementowanych z wykorzystaniem struktur FPGA, OWD 2005, Archiwum Konferencji PTETiS, Wisła, 2005.
  • [7] Wisniewski R.: Projektowanie układów mikroprogramowanych z wykorzystaniem wbudowanych bloków pamięci w matrycach pro-gramowalnych, KNWS’05, Oficyna Wydawnicza UZ, Zielona Góra, 2005.
  • [8] Wiśniewski R., Barkalov A., Titarenko L., Optimization of address circuit of CMCU, EWDTW '06. Kharkov, 2006, pp. 167—170.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0054-0041
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.