PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Modelowanie i weryfikacja złożonych układów cyfrowych z wykorzystaniem środowiska MATLAB i Simulink

Autorzy
Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Complex Digital Circuits Verification with use of MATLAB and Simulink
Języki publikacji
PL
Abstrakty
PL
Artykuł przedstawia metodę połączenia środowiska modelowania matematycznego MATLAB oraz Simulink ze środowiskiem przeznaczonym do modelowania systemów cyfrowych opartym na symulatorze zgodnym z normami języków Verilog i VHDL. Zaproponowane rozwiązania umożliwiają łatwą weryfikację i projektowanie urządzeń cyfrowych z wykorzystaniem podejścia algorytmicznego.
EN
The paper presents methodologies of interfacing a standard HDL simulation environment to MATLAB and Simulink environments. Two co-simulation environments are considered for MATLAB and Simulink respectively. There are several factors that must be resolved before smooth and efficient cosimulation is possible. In case of complex circuits performance is extremely important factor. There are considered problems of time synchronization, data conversion and communication between two different simulation environments. As simulator kernels are inaccessible for modification the optimization can only be introduced to linking library.
Wydawca
Rocznik
Strony
569--571
Opis fizyczny
Bibliogr. 8 poz., rys.
Twórcy
autor
Bibliografia
  • [1] Ferrari A., A. Sangiovanni-Vincentelli, System Design. “Traditional Concepts and New Paradigms”. Proceedings of the 1999 Int. Conf. On Comp. Des, Oct 1999, Austin.
  • [2] Gajski, D., SpecC: Specification Language and Methodology. KAP, Norwell MA, 2000.
  • [3] Milik A. “System level design in System-C using transaction-level modelling”, Embed-ded Systems, March 2005.
  • [4] Hanselman D. C., B. Littlefield “Mastering MATLAB 7”, Prentice Hall, New York 2005.
  • [5] IEEE, “IEEE Standard Hardware Description Language Based on the Verilog® Hard-ware Description Language”, IEEE 1995.
  • [6] Ashenden P. J. “The Designer’s Guide to VHDL, 2nd Edition”, MK Publishers, San Francisco 2001.
  • [7] Simulink: http://www.mathworks.com/products/simulink/
  • [8] Active-HDL: http://www.aldec.com/products/active-hdl/
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0054-0036
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.