Identyfikatory
Warianty tytułu
The distributed architecture of the control and measurement system based on FPGA chips for FLASH experiment
Języki publikacji
Abstrakty
Rosnące możliwości i dostępność układów FPGA na rynku elektronicznym sprawiają, że coraz częściej są one używane w aplikacjach wymagających dużych, równoległych mocy obliczeniowych oraz opóźnień rzędu kilkudziesięciu nanosekund. Systemy pomiarowo - sterujące w eksperymentach fizyki wysokich energii coraz częściej oparte są na systemach elektronicznych z tymi układami. Pełnią one nie tylko funkcje obliczeniowe i integrujące uruchamiane algorytmy, ale także umożliwiają łatwe użycie dostępnych urządzeń zewnętrznych. Oprócz dużej mocy obliczeniowej, aplikacje te wymagają również użycia kilkudziesięciu kanałów analogowych. Z tego powodu nie jest możliwe zintegrowanie kompletnego systemu na jednej płycie drukowanej (PCB). Prezentowany artykuł opisuje architekturę skalowalnego, rozproszonego systemu pomiarowo-sterującego opartego na układach FPGA, który wyposażony jest w kilkadziesiąt kanałów analogowych. Komunikacja między poszczególnymi elementami tego systemu wykorzystuje optyczne łącza światłowodowe. Został on przetestowany oraz użyty w akceleratorze liniowym będącym częścią lasera nadfioletowego FLASH (Free Electron Laser in Hamburg) jako szkielet sterownika LLRF (Low Level Radio Frequency) dla 24 wnęk nadprzewodzących.
The availability and the computation power provided by FPGA chips is constantly increasing. Currently it can be compared to a computation power of modern DSP chips. This makes FPGA chips natural choice for flexible applications which require large amounts of parallel computation power together with the low latency of executed algorithms. The control and measurement systems for high energy physics experiments (HEP) are executed on electronic boards based on these chips. FPGAs not only execute necessary algorithms, but also provide drivers for used peripherals and communication links. Additionally HEP experiments require usage of large number of analogue channels. Therefore it is not possible to create such a system using single PCB board. The paper describes the architecture of the flexible and scalable distributed system based on FPGA chips, which integrates tens of analogue input channels. The communication amongst the boards is using dedicated RocketIO blocks and optical fibre links. The system was tested and used in the linear accelerator which is part of FLASH experiment as the framework for LLRF (Low Level Radio Frequency) controller for 24 superconducting cavities.
Wydawca
Czasopismo
Rocznik
Tom
Strony
546--549
Opis fizyczny
Bibliogr. 6 poz., fot., rys.,
Twórcy
autor
autor
- Katedra Mikroelektroniki i Technik Informatycznych, Politechnika Łódzka, Wojciech.Jalmuzna@desy.de
Bibliografia
- [1] Wojciech Jalmuzna et al.: “FPGA-based implementation of a cavity field controller for FLASH and X-FEL” 2007 Meas. Sci. Technol. 18 2365-2371 doi:10.1088/0957-0233/18/8/010.
- [2] Wojciech Jalmuzna: “Design and Implementation of Universal Mathematical Library Supporting Algorithm Development for FPGA Based Systems in High Energy Physics Experiments” - TESLA note 2006-01 – tesla.desy.de
- [3] Xilinx Virtex 2 Pro RocketIO Transceiver user Guide, 2004, Xilinx, Inc., http://www.xilinx.com.
- [4] Jeremy Kowalczyk "Minimizing Receiver Elastic Buffer Delay in the Virtex-II Pro RocketIO Transceiver", Xilinx Application Note Xapp670, 2003, http://www.xilinx.com.
- [5] Wojciech Jalmuzna, Andrzej Napieralski, Stefan Simrock: “Performance of 24 Cavity Vector Sum Controller with Distributed Architecture” EPAC2008 Proceedings.
- [6] Konrad Przygoda, Tomasz Poźniak: "Oparty o cyfrowe układy reprogramowalne i analogowe wzmacniacze mocy system kompen-sacji odkształceń wnęk nadprzewodzących w akceleratorach linio-wych" - RUC08
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0054-0029