PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

System dwuprocesorowy do sterowania licznikiem czasu w układzie SoC

Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Dual processor system for precision time counter based on system-on-chip device
Języki publikacji
PL
Abstrakty
PL
W artykule przedstawiono problematykę projektowania systemów wieloprocesorowych jako zintegrowanych systemów cyfrowych (SoC - ang. System-on-Chip). Opisano zaprojektowany system, składający się z dwóch procesorów programowych Nios II firmy Altera i precyzyjnego licznika czasu o rozdzielczości około 80 ps. Pierwszy procesor odpowiedzialny jest za komunikację systemu przez interfejs Ethernet z aplikacją uruchamianą na komputerze PC. Drugi procesor steruje licznikiem czasu oraz zajmuje się obliczeniami statystycznymi w czasie wykonywania próby pomiarowej. Wymiana danych pomiędzy procesorami realizowana jest za pomocą pamięci współdzielonej.
EN
This paper presents issues of designing and implementing FPGA-based multiprocessor systems. Practical example consists of two softcore processors Nios II from Altera. Developed system is designed for control and data processing of precision timer counter with 80 ps resolution. The first processor runs as server, providing communication and supervision of the system via Internet. The second processor controls timer counter and performs statistical computation. Shared memory from FPGA resources is used to interchange data between processors.
Wydawca
Rocznik
Strony
469--471
Opis fizyczny
Bibliogr. 6 poz., rys., tab.
Twórcy
autor
Bibliografia
  • [1] T. Sondej, L. Zagoździński, R. Pełka: Porównanie wydajności sprzę-towego i programowego procesora w układzie FPGA Xilinx Virtex-4, Pomiary Automatyka Kontrola, nr 7bis, 2006, s. 20-22.
  • [2] P. Yiannacouras, J. Rose, J. G. Steffan, The microarchitecture of FPGA-Based Soft Processors, Conference on Compilers, Architecture and Synthesis for Embedded Systems, (2005) pp. 202-212.
  • [3] A. A. Jerraya, W. Wolf : Multiprocessor Systems-on-Chips, Morgan Kaufman, 2005.
  • [4] M. Hübner, K.Paulsson, J. Becker, Parallel and Flexible Multiprocessor System-On-Chip for Adaptive Automotive Applications based on Xilinx MicroBlaze Soft-Cores, Proceedings of the 19th IEEE International Parallel and Distributed Processing Symposium, (2005) 149a - 149a.
  • [5] P. James-Roxby, P. Schumaher, C. Ross: A Single Program Multiple Data Parallel Processing Platform for FPGAs, Proceedings of the 12th Annual IEEE Symposium on Field-Programmable Custom Computing Machines, 2004.
  • [6] T. Sondej, R. Pełka, A. Poniecki: Optimized data processing in precision laser rangefinder with embedded microcontroller, Metrology and Measurement Systems; vol. X, pp. 271-286, no. 3/2003.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0054-0004
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.