PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Precyzyjny, konfigurowalny przetwornik analogowo-cyfrowy implementowany w układzie FPGA

Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Precision, configurable A/D converter implemented in FPGA device
Języki publikacji
PL
Abstrakty
PL
W artykule przedstawiono konstrukcję przetwornika analogowo-cyfrowego zaprogramowanego w układzie FPGA Virtex-4. Przetwornik zbudowano w oparciu o modulator delta-sigma pierwszego rzędu i kompa-rator typu LVDS (ang. low voltage differential signaling). Po przebadaniu przetwornika w celu określenia możliwych błędów zostały zaproponowane metody i układy jego korekcji. Zmodyfikowany przetwornik został przedstawiony w artykule. Przedstawiony projekt przetwornika z powodzeniem można zastosować w dowolnym układzie programowalnym wyposażonym w wejścia różnicowe typu LVDS. W artykule podano parametry przetwornika, takie jak rozdzielczość, liniowość, ilość zajmowanych zasobów, przedstawiono zakres zastosowań. Niniejsza publikacja przedstawia szczegółową analizę przetwornika pod kątem osiągnięcia jak największej dokładności i jednocześnie przedstawia w jaki sposób praktycznie go wykorzystać.
EN
In the article we present the architecture of A/D converter implemented in FPGA Virtex-4 device. The converter was built upon of the first order delta-sigma modulator and LVDS (low voltage differential signaling) comparator and examined about possible errors. After analysis of the methods and correction blocks of converter the modified converter was presented. There is a great possibility to use investigated converter in every type of programmable devices with LVDS inputs. The parameters of the examined converter, for example resolution, linearity, used recourses and the range of application was presented. This publication presents the converter analysis in the possibility to achieve the biggest accuracy and in the same time how to use it in practice.
Wydawca
Rocznik
Strony
9--11
Opis fizyczny
Bibliogr. 5 poz., rys., wykr., wzory
Twórcy
autor
autor
Bibliografia
  • [1] F. Sousa: Taking advantage of LVDS input buffers to implement sigma-delta A/D converters in FPGA, Proc. of the Europ. Conf. On Cir. Theory and Design, Kraków, Polska, str. 217-220, 2003.
  • [2] T. Kuyel Linearity Testing Issues of Aanalog to Digital Converters, in Proc. International Test Conference. IEEE November 1999, pp. 747-756.
  • [3] IEEE Std 1241-2000, IEEE Standard for Terminology and Test Methods for Analog-to-Digital Converters.
  • [4] T. Radomski, R Pełka: Implementation and testing of delta-sigma DACs and ADCs in modern FPGA devices, ICSES`06, Lath, 2006.
  • [5] S. H. Hall, G. W. Hall, J. A. McCall: High-speed digital system design, John Wiley & Sons, Inc, New York, 2000.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0039-0003
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.