PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Zmniejszanie poboru mocy w samotestujących układach cyfrowych

Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Low power in BIST
Języki publikacji
PL
Abstrakty
PL
W referacie przedstawiono wyniki badań nad obniżeniem rozpraszanej mocy generatora pseudolosowych wektorów testowych i analizatora sygnatur, które są wykorzystywane podczas wbudowanego samotestowa-nia urządzeń cyfrowych BIST (ang. Built-In Self-Testing). Zaproponowano nową strukturę układu, która pozwala obniżyć moc wydzielaną w trakcie przeprowadzania samotestowania. Podstawowa idea powyższego sposobu opiera się na takiej modyfikacji elementów BIST, w której zamiast przerzutników -D wykorzystuje się przerzutniki -T.
EN
The power dissipation calculation of pseudorandom Test Pattern Generator (TPG) and Signature Analyzer (SA) in BIST is presented in this paper. The new idea, presented in the paper of test generation in BIST (Built-In Self-Test) allows reducing power dissipation during testing of the digital circuit. The main idea of proposed design is using flip-flops of type T.
Wydawca
Rocznik
Strony
3--5
Opis fizyczny
Bibliogr. 10 poz., rys., tab., wzory
Twórcy
autor
autor
Bibliografia
  • [1] Yeap G. P., Practical Low Power Digital VLSI Design, Kluwer Academic Publisher, 1998.
  • [2] Zorian Y., A Distributed BIST Control Scheme for Complex VLSI Dissipation, Proceedings of IEEE VLSI Symposium, 1993, pp. 4-9.
  • [3] Stroud C. E., A Designer`s Guide to Built-In Self Test, Boston/Dordrecht/ London, Kluwer Academic Publisher, 2002.
  • [4] Ravikumar C. P., Prasad N. S., Evaluating BIST architectures for low power // Proceedings of 7th Asian Test Symposium, 1998, 430-434.
  • [5] Murashko I., Puczko M., The switching activity minimization for Low Power BIST, In book "Computer Information Systems and Industrial Management Applications", Editors K. Saeed, R. Mosdorf, Z. Sosnowski, O. P. Hilmola, Bialystok, Poland, pp. 218-225.
  • [6] Yarmolik V. N., Murashko I., A new idea for testing vector generation in BIST // Avtomatika I Vychislitelnaja Tecnika, 1995, N 6, pp. 25-35.
  • [7] Yarmolik V. N., Murashko I., Schmigman A.M., Analyzing and designing scanning path for BIST, Microelectronika, 1997, T. 26, No 5, pp. 350-353.
  • [8] Murashko I. A., Yarmolik V. N., Schmigman A.M., A new idea for designing scanning paths in BIST, Automatic and Telemachanics, 1998, N7, pp. 157-167.
  • [9] Puchalski G. I., Nowoselcewa T. Y., Designing digital devices based on integrated circuit, Moscow, Radio i Svjas`, 1990.
  • [10] Golomb S. W., Shift Registers sequences - Holden Day, San Francisco, 1967.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0039-0001
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.