PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Design of CMCU with expanded microinstruction and elementary OLC's

Treść / Zawartość
Identyfikatory
Warianty tytułu
PL
Projektowanie CMCU z rozszerzonymi mikroinstrukcjami i elementarnymi OLC
Języki publikacji
EN
Abstrakty
EN
The method of design of compositional microprogram control unit with codes sharing and expanded microinstruction is proposed. The proposed method is based on application of special address transformer to form an address of microinstruction on the base of its representation as pair <code of operational linear chain, code of component>. The control algorithm is described using flow-chart with elementary operational linear chains. Such approach permits to use all positive features of codes sharing independently on characteristics of interpreted flow-chart of algorithm. The proposed method permits to decrease the size of control memory in comparison with all known methods of such control units design. An example of proposed method application is given.
PL
Artykuł przedstawia weryfikację danych otrzymanych w wyniku symulacji układu zamkniętego do testowania urządzeń EAZ. Układ zamknięty z urządzeniem CZAZ jako obiekt, symulowano w Matlabie, dla różnych parametrów Zadajnika Sygnałów Wielofazowych (stałe czasowe w modelu kalibratora sygnałów wielofazowych) i dla różnych punktów charakterystyki czasowo-prądowej CZAZ. Otrzymane wyniki przeanalizowano za pomocą programów do wnioskowania. W wyniku otrzymano parametry, jakimi powinien się charakteryzować zadajnik sygnałów wielofazowych, żeby zoptymalizować proces testowania. Otrzymane wyniki zostały wstępnie zweryfikowane eksperymentalnie.
Wydawca
Rocznik
Strony
72--74
Opis fizyczny
Bibliogr. 9 poz., rys., tab., wzory
Twórcy
autor
Bibliografia
  • [1] Barkalov A .A: Principles of optimization of logical circuit of Moore finite-state machine. - Cybernetics and system analysis. 1998, No 1.c.65 - 72.
  • [2] Barkalov A. A.: Synthesis of Control Units on PLDs, DonNTU, Donetsk, 2002 (in Russian). 262 p.
  • [3] Barkalov A. A, Palagin A. V.: Synthesis of Microprogram Control Units, IC NAC of Ukraine, Kiev, 1997 (in Russian). 135 p.
  • [4] Grushnitsky R., Mursaev A., Ugrjumov E.: Development of systems on chips with programmable logic. - SPb: BHV - Petersburg, 2002 (in Russian) 626 p.
  • [5] H. Iwai., Future CMOS Scaling. - Proceeding of the 11th Intemational Conference "Mixed Design of Integrated Circuits and System. Szczecin, Poland, 2004.
  • [6] Luba T.: Synteza układów logicznych. - Warszawa: WSIZ, 2001. 238 s.
  • [7] Salcic Z.: VHDL and FPLDs in Digital Systems Design, prototyping and Customization. - Kluwer Academic Publishers, 1998. 412 pp.
  • [8] Sasao T.: Switching Theory for Logic Synthesis. — Kluwer Academic Publishers, 1999. 316 pp.
  • [9] Solovjev V.: Design of digital systems using the programmable logic integrate circuits. - Moscow: Hot line - Telecom, 2001 (in Russian). 636 p.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0037-0025
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.