PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Sprzętowa akceleracja kodeka arytmetycznego dla standardu JPEG2000

Identyfikatory
Warianty tytułu
EN
Hardware implementation of arithmetic codec for JPEG2000 standard
Konferencja
Reprogramowalna Układy Cyfrowe (18-19 maja 2006; Szczecin; Polska)
Języki publikacji
PL
Abstrakty
PL
Autorzy prezentują rozwiązanie sprzętowe kodera i dekodera arytmetycznego zaimplementowanego w układzie FPGA Virtex. Rozwiązanie sprzętowe kodera pozwala na bardziej efektywną niż to ma miejsce w procesorze ogólnego stosowania realizację kodowania entropowego. Zrealizowany kodek jest częścią składową opracowywanego kodera/dekodera JPEG2000. Zastosowanie technologii reprogramowalnej pozwoli na lepsze wykorzystanie zasobów sprzętowych systemu.
EN
Authors present hardware solution of arithmetic encoder and decoder implemented in Xilinx Virtex FPGA. Hardware approach allows for more effective performance of coding if compared to the software implementations. Presented codec is a part of being designed by authors hardware processor for JPEG2000 compression. Utilization of FPGA technology allows for better digital resources usage.
Wydawca
Rocznik
Strony
89--91
Opis fizyczny
Bibliogr. 12 poz.
Twórcy
autor
autor
autor
Bibliografia
  • [1] Adams D. A., The JPEG-2000 Still Image Compression Standard, ISO/IEC JTC 1/SC 29/WG 1 N 2412, Dcc. 2002
  • [2] Adams D. A., Kosscntini F., JasPer: A Software-Based JPEG-2000 Codec Implementation, in Proc. of IEEE International Conference on Image Processing, Vancouver, BC, Canada, Oct. 2000, vol. 2, pp. 53-56.
  • [3] Barr M,. „A Rcconfigurablc Computing Primer". Multimedia Systems Design. September 1998.
  • [4] ISO/IEC FCD15444-1; Jpcg 2000 Final Committee Draft Version 1.0, 16 March 2000
  • [5] Jasper JPEG2000 Implementation, http://www .ece.uvic.ca/~mdadams/jasper/
  • [6] Turoń Ł., Stolarczyk B., Russek P., Wiatr K., „Realizacja algorytmu filtracji falkowej dla JPEG2000 z wykorzystaniem rekonfigurowaInego akceleratora obliczeń". Materiały VIII Krajowej Konferencji Naukowej: Reprogramowalne Układy Cyfrowe. RUC'2005 Szczecin 12-13 Maja
  • [7] Taubman D., „High performance scalable image compression with EBCOT" IEEE Trans, on Image Proc., vol. 9, no. 7, pp. 1158-1170, July 2000
  • [8] Tinku Acharya, Ping-Sing Tsai JPEG2000 Standard for Image Compression Concepts, Algorithms and VLSI Architectures, Copyright 2005 by John Wiley & Sons, Inc.
  • [9] Spyder, www.x2c.de
  • [10] Vetterli M., Kovacevic J.. „Wavelet And Sub-band Coding". Prentice Hall 1995
  • [11] Wiatr K., „Sprzętowe implemantacje algorytmów przetwarzania obrazów w systemach wizyjnych czasu rzeczywistego", Wyd. AGH Kraków 2002
  • [12] Wiatr K., „Akceleracja obliczeń w systemach wizyjnych" WNT Warszawa 2003
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0027-0030
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.