PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Zdalnie rekonfigurowalny system rozproszony z FPSLIC

Autorzy
Identyfikatory
Warianty tytułu
EN
Remote reconfigurable distributed system with FPSLIC
Konferencja
Konferencja Informatyka - Sztuka czy Rzemiosło (19-22 czerwca 2006; Złotniki Lubańskie; Polska)
Języki publikacji
PL
Abstrakty
PL
Ostatnia dekada potwierdziła możliwości wykorzystania logiki programowalnej zarówno w realizacji systemów prototypowych jak również w aplikacjach wymagających znacznych mocy obliczeniowych. Rozwój technologii oraz metod projektowania systemów opartych na FPGA zmierza w kierunku budowy systemów konfigurowalnych dynamicznie - w czasie działania aplikacji. W takich aplikacjach funkcjonalność i całkowita efektywność systemu uzależniona jest od efektywności algorytmów oraz czasu rekonfiguracji jak również przepustowości i zasięgu interfejsu rekonfigurującego zasoby FPGA. W prezentowanym artykule przedstawiona została metoda pozwalająca na znaczącą redukcję czasu rekonfiguracji przez zmniejszenie rozmiaru strumienia danych konfiguracyjnych. Zaproponowano również interfejs pozwalający na efektywne wykorzystanie układów typu FPSLIC w budowie rozproszonego rekonfigurowanego systemu sterowania.
EN
Over the last decade programmable logic proved its power in hardware computing acceleration and systems prototyping in many applications. The goal of evolution reconfigurable architectures is to realize applications or systems which need to be reconfigured frequently during system run-time. In this systems total performances can be degraded by the size of exchanged resources and reconfiguration time. This paper presents applications which generates specific differential bit stream for FPGA integrated in FPSLIC. The main advantage of proposed application is significantly smaller bit stream size for new functions. It is also proposed interface for dynamic FPGA reconfiguration which may be used for building distributed reconfigurable logic controller or reconfigurable elements for grid computing system.
Wydawca
Rocznik
Strony
59--61
Opis fizyczny
Bibliogr. 9 poz.
Twórcy
Bibliografia
  • [1] Bondalapati, K., V. K. Prasanna, (2000), Loop Pipelining and Optimization for Run Time Reconfiguration, Technical report: Computation Models for Reconfigurable Machines, Department of Electrical Enginieric Systems, University of Southern California, USA
  • [2] Buel D. A. and Pocek K. L., Custom Computing Machines: An introduction. Journal of Supercomputing, 9(3), ss. 219 – 230, 1995
  • [3] Jasinski K. and Zbysinski P., Reconfigurable system coprocessor: Universal Calculation Platform, RUC’2000, Szczecin, Poland, pp. 343-349.
  • [4] Maestre R., F. J. Kurdahi, M. Fernández, R. Hermida, N Bagherzadeh, and Hartej Singh, A, Framework for Reconfigurable Computing: Task Sched-uling and Context Management, IEEE Trasn. on VLSI Sys. Vol. 9, No. 6, 2001.
  • [5] Meyer-Baese U. Digital Signal Processing with Field Programmable Gate Arrays, Second Edition, Springer Verlag, Berlin 2004.
  • [6] Sima M. at all, Field-Programmable Custom Computing Machines – A taxonomy, International Conference on Field Programmable Logic and Aplication, ss. 79–88, Montpelier, France, Sept. 2002.
  • [7] Węgrzyn A., Węgrzyn M., Petri net-based specification, analysis and synthesis of logic controllers-Proc. Of Symp.: IEEE International Syposium on Industrial Electronics ISIE’2000, Dec. Mexico, ss. 20-26.
  • [8] http://WWW..Xilinx.com
  • [9] http://WWW.Atmel.com
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW4-0025-0028
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.