PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Powiadomienia systemowe
  • Sesja wygasła!
  • Sesja wygasła!
  • Sesja wygasła!
Tytuł artykułu

Virtual time counters with ISA, PCI and PXI interfaces

Identyfikatory
Warianty tytułu
PL
Wirtualne liczniki czasu z interfejsem ISA, PCI i PXI
Języki publikacji
EN
Abstrakty
EN
This paper describes the design and test data of precise virtual counters realized as PC computer cards with the ISA, PCI, and PM interfaces. Thanks to the use of a specialized, interpolating counter chip fabricated in CMOS FPGA technology, the 200 ps resolution was achieved in single measurements of time intervals within the range of 0 to 43 s. The frequency can be measured up to 1.1 GHz. The input configuration (impedance, polarity and threshold level) can be selected by software operating in the Windows environment.
PL
Artykuł zawiera opis uniwersalnych liczników czasu i częstotliwości, zrealizowanych w postaci kart komputerowych z interfejsami ISA, PCI i PXI. Opisana jest budowa blokowa liczników oraz niektóre szczegóły konstrukcyjne. Dzięki zastosowaniu oryginalnego układu licznikowego, zrealizowanego w technologii CMOS FPGA, uzyskano rozdzielczość 200 ps przy pojedynczych pomiarach odcinków czasu oraz 1 ps przy uśrednianiu. Częstotliwość jest mierzona do 1.1 GHz. Opisane są również wyniki testów, w tym porównanie z typowymi licznikami komercyjnymi
Rocznik
Strony
331--338
Opis fizyczny
Bibliogr. 7 poz., fot., rys., wykr.
Twórcy
autor
  • Military University of Technology
autor
  • Military University of Technology
autor
  • Military University of Technology
Bibliografia
  • 1. Kalisz J., Szplet R., Pasierbiński J., Poniecki A.: Field-Programmable-Gate-Array-based time-to-digital converter with 200-ps resolution; IEEE Trans. Instrum. Meas., Vol. IM-46, No. 1, February 1997, pp. 51-55.
  • 2. Kalisz J., Szplet R., Pełka R., Poniecki A.: Single-chip interpolating time counter with 200-ps resolution and 43-s range; IEEE Trans. Instrum. Meas., Vol. IM-46, No. 4, August 1997, pp. 851-856.
  • 3. Kalisz J., Szplet R., Pełka R., Poniecki A.: Single-chip low-cost time counter for distance measurements with 3 cm resolution; J. Opt., Vol. 29, 1998, pp. 199-205.
  • 4. Sondej T., Pełka R.: Optimized data processing in precision laser rangefinder with embedded microcontroller; published in this issue.
  • 5. Pełka R., Kalisz J., Szplet R.: Nonlinearity correction of the integrated time-to-digital converter with direct coding; IEEE Trans. Instrum. Meas., Vol. IM-46, No. 2, April 1997, pp. 449-452.
  • 6. Kalisz J., Orżanowski T., Szplet R.: Delay-locked loop technique for temperature stabilisation of internal delays of CMOS FPGA devices; Electronics Letters, vol. 36, No. 14, 2000, pp. 1184-1185.
  • 7. Kalisz J., Pawłowski M., Pełka R.: Error analysis and design of the Nutt time-interval digitiser with picosecond resolution; J. Phys. E: Sci. Instrum., vol. 20, 1987, pp. 1330-1341.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSW1-0010-0024
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.