PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Analiza stabilności i porównanie zakresów stabilności pętli synchronizacji fazy z filtrem o aproksymacji Butterwortha, Czebyszewa i Cauera

Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
EN
Stability analysis and comparison of stability ranges of phase-locked loop with Butterworth, Tschebyshev and Cauer lowpass filter
Języki publikacji
PL
Abstrakty
PL
W artykule przedstawiono analizę stabilności liniowej pętli synchron-nizacji fazy z filtrem o aproksymacji Cauera II-VI rzędu oraz porównanie zakresów stabilności pętli z filtrami o aproksymacji Butterwortha, Czebyszewa i Cauera. Analizę oparto na kryterium stabilności Lienarda-Chiparta, za pomocą którego wyznaczono zakresy stabilności, charakteryzujące stabilną pracę pętli przy określonym wzmocnieniu detektora fazy i generatora przestrajanego napięciem. Wyliczone zakresy stabilności pętli rozpatrywanych filtrów zilustrowano wykresami.
EN
In the article stability analysis of linear phase-locked loop with Cauer lowpass filter to six order was carried out inclusively and stability comparison phase-locked loop with Butterworth, Tschebyshev and Cauer lowpass filter. The analysis based on Lienard-Chipart stability criterion, ranges of stability which assistance at definite reinforcement of phase detector and voltage control oscillator indicated characterizing stable work loop. It illustrated enumerated ranges of stability of loop with individual filters diagrams.
Rocznik
Tom
Strony
43--53
Opis fizyczny
bibliogr. 15 poz.
Twórcy
autor
autor
Bibliografia
  • 1. Almeida T.M., Piedade M.S.: High performance analog and digital PLL design. Proc. of the 1999 IEEE Int. Symp. on Circuits and Systems, ISCAS '99, Vol. 4, 30 May-2 June 1999, p.394 - 397.
  • 2. Alvarez J., Sanchez H.: Countryman R.: A wide-bandwidth low-voltage PLL for power PC microprocessors. IEEE Joum. of Solid-State Circuits, Vol. 30, no. 4, April 1995, p.383 - 391.
  • 3. Baranowski J., Czajkowski G.: Układy elektroniczne, Cz. II. Układy analogowe nieliniowe i impulsowe. WNT, Warszawa 1993.
  • 4. Best R.: Phase-locked loops. McGraw Hill, New York 1984.
  • 5. Blinchoff H.J.: All-pole phase-locked tracking filters, IEEE Trans, on Comm., Vol. 30, no. 10, Oct. 1982,p.2312-2318.
  • 6. Gloria A., Grosso D., Olivieri M., Restani G.: A novel stability analysis of a PLL for timing recovery in hard disk drives. IEEE Trans, on CAS., Part I, Vol. 46, no. 8, August 1999, p. 1026 -1031.
  • 7. Haykin S.: Układy i systemy telekomunikacyjne, t.I. WKL, Warszawa 1998.
  • 8. Jeżewski M., Szkudliński W.: Generatory synchronizowane i ich zastosowania. WNT, Warszawa 1981.
  • 9. KudrewiczJ.: Dynamika pętli fazowej. WNT, Warszawa 1991.
  • 10. Kudrewicz J.: Przekształcenie z i równania różnicowe. PWN, Warszawa 2000.
  • 11. Kudrewicz J.: Wybrane zagadnienia teorii obwodów. Wydawnictwa Politechniki Warszawskiej, Warszawa 1981.
  • 12. Lee J.S., Jin W.K., Choi D.M., Lee G.S., Kim S.: A wide range PLL for 64x speed cd-roms & 10x speed dvd-roms. IEEE Trans, on Cons. Electronics, Vol. 46, No. 3, August 2000, p.487 - 493.
  • 13. Niedźwiecki M, Rasiukiewicz M..: Nieliniowe elektroniczne układy analogowe. WNT, Warszawa 1994.
  • 14. Walczak J., Kiełtyka G.: Analiza stabilności liniowej pętli PLL z filtrem dolnoprzepustowym o aproksymacji Butterwortha. Materiały XXIX SPETO, Ustroń 2006, s.287 - 292.
  • 15. Walczak J., Kiełtyka G.: Analiza stabilności liniowej pętli synchronizacji fazy z filtrem o aproksymacji Butterwortha i Czebyszewa, (w redakcji).
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BSL7-0023-0007
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.