PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Metody implementacji splotu na tablicy systolicznej komputera równoległego SYSTOLA 1024

Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
EN
Implementation of the digital convolution using the systolic parallel computer SYSTOLA 1024
Języki publikacji
PL
Abstrakty
PL
W artykule przedstawiono i porównano dwie metody implementacji dyskretnego splotu na tablicy systolicznej komputera równoległego SYSTOLA 1024: przy wykorzystaniu liniowej tablicy systolicznej (jednego wiersza tablicy ortogonalnej) oraz przy wykorzystaniu kwadratowej tablicy ortogonalnej. Stwierdzono, że obie metody są równie dokładne. Ponadto porównano wyniki obliczeń z otrzymanymi za pomocą programu Matlab.
EN
The paper presents and compares two methods of the implementation of discrete convolution using the systolic parallel computer SYSTOLA 1024. Both linear array (one row of the orthogonal array) and orthogonal array approach is presented. Implementation of these methods precisely described. Either precision or the time of execution are discussed and compared to the results obtained when using a Matlab program.
Rocznik
Tom
Strony
63--74
Opis fizyczny
Bibliogr. 11 poz., rys.
Twórcy
autor
  • Zakład Badań Podstawowych Elektrotechniki, Instytut Elektrotechniki
autor
  • Zakład Badań Podstawowych Elektrotechniki, Instytut Elektrotechniki
Bibliografia
  • 1. Bourbaki N.: Elementy historii matematyki. PWN, Warszawa, 1980.
  • 2. Białasiewicz J. T.: Falki i aproksymacje. WNT, Warszawa, 2000.
  • 3. Burrus C. S., Gopinath R. A., Guo H.: Introduction to wavelets and wavelets transform. Prentice Hall, New Jersey, 1998.
  • 4. Kosicka M.: Komputer równoległy ISATEC SYSTOLA 1024 - budowa i zastosowanie. Prace Instytutu Elektrotechniki, z. 198, 1998.
  • 5. Kosicka M.: Obliczanie transformaty falkowej przy pomocy komputera równoległego SYSTOLA 1024. Prace Instytutu Elektrotechniki, z. 202,1999.
  • 6. Kosicka M.: Falkowa dekompozycja sygnału za pomocą komputera równoległego SYSTOLA 1024. Prace Instytutu Elektrotechniki, z. 206, 2000.
  • 7. Kung H. T., Leiserson C. E.: Systolic Arrays For (VLSI), Proc. Sparse Matrix Symp. (SIAM), 1978 r.
  • 8. Lipowska-Nadolska E., Morawski M.: Tablice systoliczne. Problemy wybrane. Akademicka Oficyna Wydawnicza PLJ, Warszawa, 1999.
  • 9. Lipowska-Nadolska E.: Ujęcie systoliczne form macierzowych w przetwarzaniu sygnałów. Prace Instytutu Elektrotechniki, z.166,1991.
  • 10. Lyons R. G.: Wprowadzenie do cyfrowego przetwarzania sygnałów. WKiŁ, Warszawa, 1999.
  • 11. Sękowski T.: Człowiek i matematyka. Polska Oficyna Wydawnicza BOW, Warszawa, 1996.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BPS2-0015-0018
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.