PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Analogue multiplexer for neural application in 180 nm CMOS technology

Autorzy
Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
PL
Analogowy multiplekser w technologii CMOS 180nm do obsługi sieci neuronowych
Języki publikacji
EN
Abstrakty
EN
This paper presents the architecture and the results of preliminary tests of the analogue multiplexer used in a multichannel ASIC (CMOS 180 nm) for recording signals from neural systems. The core of the ASIC consists of 64 analogue channels equipped with a band-pass filter (1 Hz to 10 kHz). In order to reduce the number of outputs, the 64 analogue channels are multiplexed to the single output by analogue 64:1 multiplexer. The nominal frequency of the multiplexer is 2.5 MHz which results in 30 kHz sampling rate per single channel.
PL
W artykule przedstawiono architekturę i wyniki wstępnych testów multipleksera analogowego używanego w układzie scalonym (CMOS 180) do rejestracji sygnałów z sieci neuronowych. Jądro układu stanowi z 64 kanałów analogowych wyposażonych w filtr pasmowy (1Hz – 10 kHz). W celu ograniczenia do minimum ilości wyjść układu sygnały z wszystkich kanałów są podawane na multiplekser 64:1. Częstotliwość pracy multipleksera wynosi 2.5 MHz co pozwala na próbkowanie sygnałów z poszczególnych wejść układu z częstotliwością 30 kHz.
Rocznik
Strony
256--259
Opis fizyczny
Bibliogr. 5 poz., rys.
Twórcy
  • Department of Measurement and Instrumentation, AGH University of Science and Technology, Cracow, Poland, zoladz@ agh.edu.pl
Bibliografia
  • [1] Thomas Jochum, Timothy Denison, Patrick Wolf, “Integrated circuit amplifiers for multi-electrode intracortical recording”, Journal of Neural Engineering, Volume 6, Number 1, January 2009
  • [2] Kmon P., Gryboś P., “Low-power low noise amplifier with tunable band for neural signal recording”, Mixed Design of Integrated Circuits and Systems, June 2008, MIXDES ’08, pp. 255-260
  • [3] Gryboś P., “Low noise multichannel integrated circuits in CMOS technology for Physics and Biology Applications”, Monography 117
  • [4] http://www.multichannelsystems.com/productsmea/microelectrode-arrays.html
  • [5] Kmon P., Gryboś P., Szczygieł R.,Kachel M., Żołądź M., „Integrated circuit with tunable band for neural signal recording“, submitted for Mixed Design of Integrated Circuits and Systems, MIXDES ’09, Łódź, Poland.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BPOK-0033-0009
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.