PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

CMOS inverter based analog multipliers

Autorzy
Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
PL
Analogowe układy mnożące w oparciu o inwerter CMOS
Języki publikacji
EN
Abstrakty
EN
In the paper a concept of CMOS implementation of four-quadrant inverter-based analog multipliers is presented. Analog circuits utilizing CMOS inverter become more an more popular recently, however most of research papers focus almost exclusively on linear applications. Exceeding the class of analog operations with multiplication of analog signals (which is a basic nonlinear one) may be a milestone step towards a complete base of analog signal processing blocks based on CMOS inverter.
PL
W artykule przedstawiono koncepcję realizacyjną czteroćwiartkowych analogowych układów mnożących zrealizowanych w oparciu inwerter CMOS. Układy analogowe wykorzystujące w swojej strukturze blok inwertera nie są ostatnio rzadkością, tym niemniej są to prawie wyłącznie aplikacje w układach liniowych. Rozszerzenie realizowanych funkcji o podstawową operację nieliniową jaką jest analogowe mnożenie sygnałów jest istotnym krokiem w kierunku realizacji zupełnej bazy analogowych bloków funkcjonalnych bazujących na inwerterze.
Rocznik
Strony
209--212
Opis fizyczny
Bibliogr. 12 poz., rys., wykr.
Twórcy
autor
Bibliografia
  • [1] Annema A-J., Nauta B., van Langevelde R., Tuinhout H. , Analog Circuits in Ultra-Deep-Submicron CMOS, IEEE J. on Solid-State Circuits, 40(2005), No. 1, 132- 143
  • [2] Achigui H. F., Fayomi C. J.–B., Sawan M., A DTMOS–based 1V OpAmp, 10th IEEE ICECS Conference, Sharjah(2003), 252- 255
  • [3] Muñoz F., Torralba A., Carvajal R. G., Tombs J., Ramí rez -Angulo J . , Floating-Gate-Based Tunable CMOS Low-Voltage Linear Transconductor and Its Application to HF Gm-C Filter Design’ IEEE Trans. on Circuits and Systems-II, 48(2001), No. 1, 106-110
  • [4] Foty D., An evaluation of Deep-Submicron CMOS Design optimized for operation at 77K’ 11th MIXDES Conference, Kraków(2005), 939–945
  • [5] Calvo, B., Celma, S., Sanz, M.T., Alegre, J.P. , Aznar , F., Low-Voltage Linearly Tunable CMOS Transconductor With Common-Mode Feedforward, IEEE Trans. on Circuits and Systems-I, 55(2008), No. 3, 715-721
  • [6] Nauta B. , Seevinck E. , Linear CMOS transconductance element for VHF filters’, Electronic Letters, 25(1989), 448-450
  • [7] Ping-Hsi n g Lu, Chung-Yu Wu, Ming-Kai Tsai , Design Techniques for VHF/UHF High-Q Tunable Bandpass Filters Using Simple CMOS Inverter-Based Transresistance Amplifiers’, IEEE J. Solid-State Circuits, 31(1996), No. 5, 719- 725
  • [8] Andreani P, Martison S., On the use of Nauta’s Transconductor in Low-Frequency CMOS gm-C Bandpass Filters, IEEE J. Solid-State Circuits, 37(2002), 114-124
  • [9] Tangel A., Choi K.: “The CMOS Inverter” as a Comparator in ADC Design, Analog Integrated Circuits and Signal Processing, 39(2004), 147-155
  • [10] Machowski W., Kuta St., Jasielski J. , Four-quadrant analog multiplier based on CMOS inverters, Analog Integrated Circuits and Signal Processing, 55(2008), No. 3, 249-259
  • [11] Kuta S, W. Machowski W.,Jasielski J., Deptuch G.,Wydmański R., CMOS Current Mode Filters Employing Multiple Loop Feedback Architectures, 6th MIXDES Conference, Kraków(1999) pp. 357-362
  • [12] Machado M.B., Araujo Cunha A.I., Montoro C.G., Schneider M.C., Transconductance-Based CMOS Analog Multiplier, NEWCAS-TAISA Conference, Montreal(2008), pp. 367 - 370
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BPOC-0056-0001
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.