PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Architektura bloków wielkiej częstotliwości cyfrowych systemów odbiorczych

Autorzy
Identyfikatory
Warianty tytułu
EN
Digital radio front-end architecture
Języki publikacji
PL
Abstrakty
PL
Przedstawiono przegląd architektur podsystemów analogowych wielkiej częstotliwości współczesnych cyfrowych odbiorników radiowych. Dyskutowane są właściwości odbiorników z bezpośrednią przemianą częstotliwości (OBP) oraz odbiorników superheterodynowych (OSH) z pojedynczą i z podwójną przemianą częstotliwości. Prezentowane są szczegółowo architektury odbiorników superheterodynowych z dużą częstotliwością pośrednią, z małą częstotliwością pośrednią oraz z szerokim pasmem pośredniej częstotliwości. Przedmiotem rozważań są także: właściwości szumowe, efekty związane z wypromieniowywaniem sygnału oscylatora lokalnego, mechanizmy powodujące powstawanie zakłócającej składowej stałej w odbiornikach OBP, zniekształcenia nieliniowe, niezrównoważenie kanałów I/Q oraz problem integracji odbiornika na jednym chipie półprzewodnikowym. W zakończeniu artykułu przedstawiono podsumowanie wad i zalet odbiorników OBP i odbiorników OSH
EN
This paper provides an overview of the architectures that are used today in the RF digital radio front-ends. There are discussed and described the characteristics of the direct conversion receivers (DCR) and of the super-heterodyne receivers (SHR) with single- and dual-conversion. High IF, low IF and wideband IF heterodyne receivers are considered in detail. A thorough discussions on LO signal re-radiation, noise, DC offsets, nonlinearities, I/Q mismatches and single chip integration issues are presented. Trade-offs associated with DCR and with SHR summarize the paper.
Rocznik
Tom
Strony
611--616
Opis fizyczny
Bibliogr. 9 poz., rys., tab.
Twórcy
  • Instytut Systemóe Elektronicznych Politechniki Warszawskiej
Bibliografia
  • [1] Abidi A. A.: Direct-Conversion Radio Transceivers for Digital Communications, IEEE Journal on Solid-State Circuits, Vol. 30, No. 12, December 1995
  • [2] Razavi B.: Design Consideration for Direct-Conversion Receivers, IEEE Trans. Circuit and Systems – II, Analog and Digital Signal Proceesing, Vol. 44, No. 6, June 1997
  • [3] Cavers J. K., Liaao M. W.: “Adaptive Compensation for Inbalance and Offset Lossess in Direct Conversion Transceivers”, IEEE Trans. On Vehicular Technology, Vol. 42, November 1993
  • [4] Chang K.: RS and Microwave Wireless Systems, J. Wiley & Sons, Inc., New York 2000
  • [5] Op ‘tEynde F., Cranickx J., Goetschalckx P.: A fully-integrated zero-IF DECT Transceiver, Proc. The 2000 IEEE International Solid-State Circuits Conference, San Francisco, CA, Feb. 7-9, 2000
  • [6] Darabi H., Abidi A. A.: An ultra powersingle chip CMOS 900 MHz receiver for wireless paging Proc. The 1999 IEEE Custom Integrated Circuit Conference, San Diego, CA, May 1999
  • [7] Liu T. P., Westerwick E., Rohani N., Yan R. H.: 5GHz CMOS radio transceiver front-end chip set Proc. The 2000 IEEE International Solid-State Circuit Conference, San Francisco, CA, Feb. 7-9, 2000
  • [8] Parssinen A., Jussila J., Ryynanen J., Sumanen L., Halonen I. A. K.: a 2 GHz wide-band direct conversion receiver for WCDMA applications, IEEE Journal of Solid StateCircuits, vol. 334, no. 12, Dec. 1999
  • [9] Steyaert J. S. M., Crols J.: Low IF topologies for high-performance analog front ends of fully integrated receivers, IEEE Trans. Circuit and Systems II, nalog and Digital Signal Processing, vol. 45, no. 3, March 1998
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BPOC-0011-0019
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.