PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Application of Frequency Locked Loop in Consumption Peak Load Control

Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
PL
Zastosowanie Frequency Locked Loop w kontroli zużycia obciążenia szczytowego
Języki publikacji
EN
Abstrakty
EN
This article describes the application of the Frequency Locked Loop (FLL) in the Consumption Peak Load Control (PLC). The digital content of FLL represents the main information for optimal control. Particular significance was given to the description of the extended FLL, which is suitable for this application. Detailed solutions of FLL input module and FLL adjustments are given. The performances of the realized PLC System are demonstrated by the graphics, which are recorded on the applied PLC System.
PL
W tym artykule opisano zastosowanie Frequency Locked Loop (FLL) do sterowania obciążeniem szczytowym Peak Load Control (PLC). Szczególne znaczenie nadano opisowi rozszerzonego FLL, który jest odpowiedni dla tej aplikacji. Podano szczegółowe rozwiązania w module FLL wejściowych i korekt FLL . PLC.
Rocznik
Strony
264--267
Opis fizyczny
Bibliogr. 8 poz., rys.
Twórcy
autor
autor
autor
  • Faculty of Information Technologies, str. Pavlovića put bb. 76300 Slobomir, Bosnia and Herzegovina, djurdje@beotel.rs
Bibliografia
  • [1] Dj. M. Perisic, A new approach to discrete phase locked-loop based on the digital measurement of time intervals, Electronics Letters, vol. 15, 1979, P. 445-446.
  • [2] Dj. M. Perisic, Digital Frequency Subtractor and/or Adder based on a version of a Hybrid Frequency-Locked Loop, Electronics Letters, vol. 17, 1981, P. 28-29.
  • [3] A. M. Raičević, B. M. Popović, PLL as the Frequency Synthesizer with Continuous Phase Divider, Electronics and Electrical Engineering, Kaunas: Technologija, 2009, No. 5(93), P. 47–50.
  • [4] Dj. M. Perisic, A. Zoric, S. Obradovic, Peak Control System for Large Consumers, International Scientific Conference-Unitech 10, Gabrovo, ISSN 1313-230x, P. І-45 – І-48.
  • [5] William F. Egan, Frequency Synthesis by Phase Lock, John Wiley and Sons, Inc., 2002, P. 593.
  • [6] Roland E. Best, Phase Locked Loops, Mc Graw Hill, ISBN 0- 07-141201-8, 2003, P. 421.
  • [7] A. Agarwal, J. Lang, Foundation of Analog and Digital Elektronic Circuit, Denise E. M. Penrose, San Francisko, USA, 2005, P. 984.
  • [8] M. Contu, Delphi 2010, Handbook, Winteh Italia, Srl, Italy, 2010, P. 318.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BPOB-0049-0059
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.