PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Układy cyfrowe w systemach i sieciach telekomunikacyjnych o wysokiej wiarygodności działania

Identyfikatory
Warianty tytułu
EN
Digital circuits in dependable telecommunication systems and networks
Języki publikacji
PL
Abstrakty
PL
Dokonano przeglądu osiągnięć związanych z projektem badawczym Projektowanie układów cyfrowych do zastosowań w systemach i sieciach telekomunikacyjnych o wysokiej wiarygodności działania, realizowanych przy użyciu struktur programowalnych FPGA/CPLD. Przedstawiono wyniki prac w zakresie podstaw teoretycznych konstrukcji algorytmów kryptograficznych oraz implementacji tych algorytmów w strukturach programowalnych. Omówiono nowe metody i narzędzia syntezy układów cyfrowych wykorzystujące specyficzne moduły występujące w złożonych strukturach FPGA/CPLD oraz metody zapewniania samokontroli działania układów realizowanych w złożonych strukturach programowalnych.
EN
Main outcomes of the project Design of FPGA/CPLD-based digital circuits for applications in dependable telecommunication systems and networks are presented. Theoretical results underlying the development of cryptographic algorithms and examples of implementation of such algorithms with programmable devices are discussed. New methods and tools for design of digital circuits that effectively exploit specific architectural features of modern FPGA/CPLD devices and techniques that provide such circuits with self-checking capability are presented.
Rocznik
Tom
Strony
111--115
Opis fizyczny
Bibliogr. 35 poz.
Twórcy
autor
Bibliografia
  • [1] Laprie J.-C. (ed.): Dependability: Basic Concepts and Terminology, Springer Verlag, 1991
  • [2] Bartosik R, Paszkiewicz A.: Wyznaczanie najmłodszych leksyko-graficznie wielomianów nieprzywiedlnych, Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne, nr 8-9, 2008
  • [3] Bartosik R, Paszkiewicz A.: Badania wielomianów nierozkładalnych wysokich stopni nad GF(2) - narzędzia i wyniki, Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne, nr 12, 2008
  • [4] Paszkiewicz A.: Constructive aspects of binary arithmetic based on pentanomias, Military Communications and Information Systems Conference - MCC'2008, CD-ROM, Sept. 23-34, Cracow 2008
  • [5] Paszkiewicz A., Stolarek P: Modyfikacja algorytmu A5/1, Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne, nr 12, 2008
  • [6] Paszkiewicz A.: On the number of irreducible trinomials over Zp, p=2, 3, 5 and 7, 18-th Czech and Slovak International Conference on Number Theory, August 27-30, 2007
  • [7] Mroczkowski R, Paszkiewicz A.: Wykorzystanie generatora Legendre'a do konstrukcji wektorowych funkcji boolowskich typu S-box, Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne, nr 8-9, 2007
  • [8] Podemski S., Sapiecha R: Algorytmy faktoryzacji liczb, raport badawczy, Instytut Telekomunikacji PW, 2007
  • [9] Majkowski R, Wojciechowski T, Wojtyński M., Rawski M.: Realizacja jednostki wspomagającej kryptoanalizę szyfrów opartych na krzywych eliptycznych w strukturach reprogramowalnych, Pomiary Automatyka Kontrola, nr 7, 2007
  • [10] Majkowski R, Wojciechowski T, Wojtyński M., Rawski M.: System sprzętowo-programowy do rozproszonej kryptoanalizy szyfrów opartych na krzywych eliptycznych, XI Krajowa Konferencja Kryptografii i Ochrony Informacji ENIGMA, materiały na CD-ROM, 2007
  • [11] Majkowski R, Wojciechowski T, Wojtyński M., Kotulski Z., Rawski M.: Analiza możliwości sprzętowej kryptoanalizy szyfrów opartych na krzywych eliptycznych, Pomiary Automatyka Kontrola, vol.54, nr 8, sierpień 2008
  • [12] Majkowski P, Rawski M., Wojciechowski T, Kotulski Z., Wojtyński M.: Heterogenic Distributed System for Cryptanalysis of Elliptoc Curve Based Cryptosystems, Proc. International Conference on Systems Engineering ICSEng 2008 (edited by Henry Selvaraj and Mariusz Rawski), Las Vegas, Nevada, USA, 19-21 August 2008
  • [13] Szotkowski R, Rawski M.: Algorytm funkcjonalnej dekompozycji symbolicznej automatów skończonych dla celów implementacji w strukturach FPGA, Pomiary Automatyka Kontrola, nr 7, 2007
  • [14] Szotkowski R, Rawski M.: Symbolic Functional Decomposition AlgorithmforFSM Implementation, Proc. IEEE International Conf. on Computer as a Tool - EUROCON 2007, 2007
  • [15] Majchrzyk M., Borowik G., Darakchiev R.: Realizacja dekodera adresów z zastosowaniem w pełni określonych funkcji boolowskich, Pomiary, Automatyka, Kontrola, vol. 54, nr 8, sierpień 2008
  • [16] Borowik G., Majchrzyk M., Darakchiev R.: Address Generator Realization Using Completely-specified Boolean Functions, Proc. of the 15th International Conference Mixed Design of Integrated Circuits and Systems - MIXDES 2008, June 2008
  • [17] Borowik G., Majchrzyk M., Darakchiev R.: Synteza generatora adresu w układach FPGA, Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne, 8-9/2008
  • [18] Borowik G., Luba I, Tomaszewicz R: A notion of r-admissibility and its application in logie synthesis, 4th IFAC Workshop on Discrete-Event System Design - DESDES 2009, Gandia Beach, Spain, October 2009
  • [19] Luba T, Borowik G., Kraśniewski A.: Synthesis of finite state machines for implementation with programmable structure, Electronics and Telecommunications Quarterly, vol. 55, issue 2, June 2009
  • [20] Labiak G., Borowik G.: State chart Diagrams Implementation in FPGA Structures with Embedded Memory Blocks, 4th IFAC Workshop on Discrete-Event System Design - DESDES 2009, Gandia Beach, Spain, October 2009
  • [21] Szotkowski R, Rawski M., Selvaraj H.: A Graph-Based Approach to Symbolic Functional Decomposition of Finite State Machines, Proc. International Conference on Systems Engineering ICSEng 2008 (edited by Henry Selvaraj and Mariusz Rawski), Las Vegas, Nevada, USA, 19-21 August 2008
  • [22] Szotkowski P, Rawski M.: A Graph-Based Symbolic Functional Decomposition Algorithm for FSM Implementation, IEEE 2008 Conference Human Systems Interaction - HSI 2008, CD, Kraków, Poland, May 25-27, 2008
  • [23] Majkowski R, Wojciechowski T, Wojtyński M., Kotulski Z., Rawski M.: Analiza możliwości sprzętowej kryptoanalizy szyfrów opartych na krzywych eliptycznych, Pomiary Automatyka Kontrola, vol.54, nr 8, sierpień 2008
  • [24] Majkowski R, Rawski M., Wojciechowski T, Kotulski Z., Wojtyński M.: Heterogenic Distributed System for Cryptanalysis of Elliptoc Curve Based Cryptosystems, Proc. International Conference on Systems Engineering ICSEng 2008 (edited by Henry Selvaraj and Mariusz Rawski), Las Vegas, Nevada, USA, 19-21 August 2008
  • [25] Borowik G., Luba T: Decomposing pattern matching circuit, Computer Aided Systems Theory - EUROCAST 2009, vol. 5717/2009: Springer Berlin / Heidelberg, 2009
  • [26] Borowik G., Luba T, Falkowski B.: Logic Synthesis Method for Pattern Matching Circuits Implementation in FPGA with Embedded Memories, Proc. of 12th IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems, LJberec, Czech Republic, April 2009
  • [27] Kraśniewski A.: Concurrent Error Detection for FSMs Designed for Implementation with Embedded Memory Blocks of FPGAs, Proc. 10th Euromicro Conf. on Digital System Design: Architectures, Methods and Tools, IEEE Computer Society, 2007
  • [28] Kraśniewski A.: Concurrent Error Detection for Finite State Machines Implemented with Embedded Memory Blocks of SFIAM-Based FPGAs, Microprocessors and Microsystems, vol. 32, no. 5-6, August 2008
  • [29] Kraśniewski A.: Low-Cost Concurrent Error Detection for Combinational Logic Blocks Implemented with Embedded Memory Blocks of FPGAs, Proc. IEEE Workshop on Design and Diagnostics of Electronics Circuits and Systems, Bratislava, April 2008
  • [30] Kraśniewski A.: Concurrent Error Detection a Network of Combinational Logic Blocks Implemented with Memory Embedded in FPGAs, Proc. EUROMICRO Conf. on Digital System Design, Parma, Sept. 2008
  • [31] Paszkiewicz A.: Wielomiany nieprzywiedlne nad GF(2). Wyniki projektu badawczego, Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne, vol. nr 1, 2010
  • [32] Paszkiewicz A., Rotkiewicz A.: On the Distribution of Numbers n Satisfying the Congruence 2"-k = 1 (modn) for k=2 and k=4, Electronics and Telecommunications Ouarterly, vol. 55, no 1, 2009
  • [33] Paszkiewicz A.: Trójmiany nieprzywiedlne nad ciałem liczbowym GF(3), PrzeglądTelekomunikacyjny i Wiadomości Telekomunikacyjne, vol. nr 8-9, 2009
  • [34] Paszkiewicz A.: O kilku własnościach trójmianów nierozkładalnych na małymi ciałami liczbowymi, Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne, vol. nr 4/2009
  • [35] Rawski M., Tomaszewicz R: Akceleracja algorytmów kryptografi¬cznych z wykorzystaniem procesora NIOS, Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne, vol. nr 8-9, 2009
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BPG8-0031-0003
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.