PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Baza danych modeli jednostek funkcjonalnych układów CMOS dla potrzeb systemu redukcji poboru mocy

Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Database of CMOS functional units' models for circuit power reduction system
Konferencja
Zastosowanie komputerów w nauce i technice 2007. Cykl seminariów zorganizowanych przez Oddział Gdański PTETiS (17 ; 2007 ; Gdańsk, Polska)
Języki publikacji
PL
Abstrakty
PL
Praca dotyczy systemu do przechowywania oraz analizy informacji o modelach jednostek funkcjonalnych układów cyfrowych CMOS. Przedstawia podstawowe wymagania projektu systemu, jego projekt oraz omawia niektóre aspekty jego implementacji. System utworzono w oparciu o środowisko relacyjnych baz danych HSQLDB dostępne na zasadzie wolnego oprogramowania. Został on wybrany ze względu na wysoką wydajność oraz łatwość integracji z tworzonym system do redukcji poboru mocy cyfrowych układów CMOS. W jego implementacji zastosowano warstwę pośredniczącą ORM (Object Relational Mapping) umożliwiającą łatwe przystosowanie do współpracy z inną bazą relacyjną danych, w przypadku zmiany wymagań w trakcie eksploatacji.
EN
The paper presents the developed software system for storing and analyzing information concerning digital CMOS circuits models’. The system has been designed with application of HSQLDB relational database system being the free software. The system was chosen because of its good performance and easy integration with the designed system for digital CMOS circuits’ power reduction. The developed system uses also the ORM (Object Relational Mapping) layer which enables for easy adaptation to another relational database system, in case of requirement change during the maintenance phase.
Twórcy
  • Politechnika Gdańska, ul. G. Narutowicza 11/12, 80-952 Gdańsk tel: +4858 3472178 fax: +4858 3471535, wlad@pg.gda.pl
Bibliografia
  • 1. Szcześniak W., Szcześniak P.: Algorytmiczne metody redukcji poboru mocy w cyfrowych układach CMOS, II Krajowa Konf. Technologie Informacyjne, Zeszyty Naukowe Wydziału ETI Politechniki Gdańskiej, Gdańsk 2004, s. 859-866. ISBN 83-917681-5-5.
  • 2. Szcześniak W., Szcześniak P.: Projekt architektury komputerowego systemu do redukcji poboru mocy cyfrowych układów VLSI CMOS, Mat. IV Krajowej Konf. Elektroniki, Kołobrzeg-Darłówko Wschodnie 2005, s. 567-572. ISBN 83-7365-082-2.
  • 3. http://polepos.sourceforge.net/, the open source benchmark test.
  • 4. http://www.hsqldb.org, strona domowa projektu HSQLDB.
  • 5. http://www.hibernate.org, strona domowa projektu hibernate.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BPG8-0010-0025
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.