PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Zastosowanie kompresji wartości chwilowej w analogowym przetwarzaniu sygnałów

Autorzy
Identyfikatory
Warianty tytułu
EN
Application of instantaneous companding to analogue signal processing
Języki publikacji
PL
Abstrakty
PL
Kompresja wartości chwilowej sygnału jest metodą alternatywną w stosunku do klasycznej kompresji obwiedni. W referacie omówiono podstawowe zagadnienia związane z projektowaniem i realizacją w technologii CMOS filtrów analogowych z kompresją wartości chwilowej typu pierwiastek kwadratowy. Przedstawiono również wyniki pomiarów wykonanego w technologii CMOS 0.35 ?W scalonego filtru 6-go rzędu z kompresją typu pierwiastek kwadratowy.
EN
Instantaneous companding is the alternative method to classical syllabic companding. In this paper, the basic concepts concerning the design and implementation in CMOS technology of the square-root type instantaneous-companding analogue filters are presented. Experimental results of the monolithic 6th-order square-root domain filter fabricated in 0.35 ?W CMOS technology are also presented. The filter is dedicated for the base-band of a GSM receiver. its dynamic range is higher than 60 dB at a power consumption of 290 ?W from a single 2.5-V supply.
Twórcy
  • Katedra Systemów Mikroelektronicznych, Politechnika Gdańska
Bibliografia
  • [1] Wai-Kai Chen: The VLSI Handbook, Boca Raton: CRC Press LLC, 2000.
  • [2] Tsividis Y.: Externally Linear, Time-Invariant Systems and Their Application to Companding Signal Processors, IEEE Trans. Circuits Syst. II, vol. 44, no. 2, February 1997.
  • [3] Tsividis Y.: Externally Linear Integrators, IEEE Trans. Circuits Syst. II, vol. 45, no. 9, September 1998.
  • [4] Mulder J., A C. van der Woerd, Serdijn W. A: Current-mode companding Vx-domain integrator, Electronics Letters, vol. 32, February 1996.
  • [5] Eskiyerli M. H., Payne A. J. and Toumazou C.: State space synthesis of integators based on the MOSFET square law, Electronics Letters, vol. 32, no. 6, March 1996.
  • [6] C. A de la Cruz-Blas, Lopez-Martin A J. and Carlosena A.: l.5V Square-root Domain Second-order Filter witch On-chip Tuning, IEEE Trans. Circuits Syst. I, vol. 52, no. 10, October 2005.
  • [7] Frey D. R.: State-space Synthesis and Analysis of Log-domain Filters, IEEE Trans. Circuits Syst. II, vol. 45, no. 9, September 1998.
  • [8] Bicki J., Jendernalik W.: Projektowanie filtrów analogowych CMOS z kompresją przetwarzanych sygnałów, Krajowa Konferencja Elektroniki, Kołobrzeg-Dźwirzyno 2002, tom. 2, s.277-282.
  • [9] Perry D., Roberts G. W.: The Design of Log-domain Filters Based on The Operational Simulation of LC Ladder, IEEE Trans. Circuits Syst. II, vol. 43, no. 11, November 1996.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BPG5-0028-0022
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.