PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Automated DCT layout generation using ample language

Treść / Zawartość
Identyfikatory
Warianty tytułu
PL
Automatyczna generacja layoutu układu DCT przy pomocy języka AMPLE
Języki publikacji
EN
Abstrakty
EN
Designing SI circuits layouts is a demanding task. The process is very time consuming and there is a high risk of making mistakes. It would be much easier if there were a CAD tool doing part of the job for ourselves. This is the place where a possible solution comes in – the AMPLE script language in the ICStation environment. AMPLE is a script language that can be used to generate layouts. Apart form making a layout faster the AMPLE generator enables parametrisation of SI devices and can also be technology-independent. It provides a way for automating and speeding up the process of designing a layout. This paper presents a DCT layout generator which takes advantage of the AMPLE language and offers parametrisation that can make the design process independent from the technology used.
PL
Projektowanie layoutów układów SI nie jest zadaniem łatwym. Proces ten wymaga dużych nakładów czasu, istnieje ogromne ryzyko popełnienia pomyłki przez projektanta, a projektowane układy są zależne od technologii, co wymusza ich całkowitą przebudowę w sytuacji zmiany technologii na nowszą. Zadanie to byłoby dużo prostsze, gdyby istniały narzędzia CAD automatyzujące proces projektowania. W obszarze tym możliwe jest wykorzystanie zaproponowanego w artykule rozwiązania – użycie skryptowego języka AMPLE dostępnego w środowisku ICStation. Oprócz możliwości szybszego zaprojektowania prototypu, generator stworzony przy pomocy języka AMPLE umożliwia parametryzację projektowanych urządzeń SI, które stają się niezależne od technologii. Stanowi to daleko idące udoskonalenie procesu projektowania układów scalonych wykonanych w technice SI. Niniejszy artykuł opisuje zaproponowaną metodę automatycznego generowania layoutów przedstawiając jako przykład kolejne etapy realizacji układu DCT.
Twórcy
autor
autor
Bibliografia
  • [1] Yilmaz E., Dundar G., 2009. Analog layout generator for CMOS circuits. IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems archive, Volume 28, Issue 1, pp. 32-45.
  • [2] Graeb H., Balsa F., Castro-Lopez R., Chang Y.W., Fernandez F.V., Lin P.H., Strasser M., 2009. Analog layout synthesis – Recent advances in topological approaches. Design, Automation & Test in Europe Conference & Exhibition, DATE’09, pp. 274-279.
  • [3] Castro-Lopez R., Guerra O., Rocca E., Fernandez F.V., 2008. An Integrated Layout-Synthesis Approach for Analog ICs. IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, Volume: 27, Issue: 7, pp. 1179-1189.
  • [4] Jain A.K., 1999. Fundamentals of Digital Integrated Circuits: Analysis and Design, McGraw-Hill, Inc.
  • [5] Handkiewicz A., 2002. Mixed-Signal Systems: A Guide to CMOS Circuit Design. John Wiley and Sons.
  • [6] Pankaala M., Virtanen K., Paasio A. i in. 2006. An analog 2-DCT processor. IEEE Trans. Circ. and Syst. for Video Technol. Vol. 16, no. 10, pp.1209-1216
  • [7] Mentor Graphics Corporation, 2005. AMPLE for IC Flow Reference Manual, 1.1 edition.
  • [8] Mentor Graphics Corporation, 2005. AMPLE for IC Flow User’s Manual, 1.1 edition.
  • [9] Mentor Graphics Corporation, 2005. IC Station Reference Manual, 1.1 edition.
  • [10] Mentor Graphics Corporation, 2005. IC Station User’s Manual, 1.1 edition.
  • [11] Bhaskaran V., Konstantinidies K., 1995. Image and Video Compression Standards, Kluwer Academic Publishers, Boston, MA.
  • [12] Rudnicki R. Choosen tools for automatic design of switched-current circuits, (In Polish), Ph.D. dissertation, Poznań University of Technology.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-article-BAT1-0041-0036
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.