PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Symulacyjne badanie dynamiki procesu synchronizacji pętli fazowej

Autorzy
Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Model Investigation Of PLL Locking Process
Języki publikacji
PL
Abstrakty
PL
Synchroniczna pętla fazowa jest układem szeroko stosowanym we współczesnych systemach telekomunikacyjnych, szczególnie od momentu kiedy powstały układy scalone zawierające wszystkie elementy pętli. Układ pętli posiada bardzo ciekawe własności, które mogą inspirować różne zastosowania w układach przetworników pomiarowych np. jako demodulatory w systemach z modulacją częstotliwości, wzmacniacze o dużej selektywności i zapewne w wielu innych. Dochodzenie pętli do synchronizmu jest bardzo złożonym procesem dynamicznym, ze względu na nieliniowości i specyfikę działania układu, dlatego celowym wydaje się budowa modelu pętli, który umożliwi badanie dynamiki układu w celu optymalizacji doboru parametrów układu dla konkretnego zastosowania. Prezentowany model pętli fazowej został zbudowany przy wykorzystaniu pakietu MICROCAP [1], uniwersalnego programu analizy układów elektronicznych. Przedstawiono również wyniki symulacji procesu synchronizacji pętli przy różnych strukturach filtru będącego częścią układu pętli.
EN
PLL devices are widely used in contemporary telecommunication systems since integrated forms of the whole device appeared. The PLL units have interesting and unique features that can inspire their applications in various measuring transducer circuits, such as: frequency demodulators, filters of very high Q and many others. Dynamic process of PLL locking is fairly complex because of nonlinearity and specific mode of system operation. This is why a working model of PLL has been created which can be used for PLL circuit optimisation for a given application. The PLL model has been created using MICROCAP [1] the universal electronic circuit simulator. The results of locking process simulation with different structures of PLL filter have also been presented.
Wydawca
Rocznik
Strony
217--219
Opis fizyczny
Bibliogr. 4 poz., rys., wykr., wzory
Twórcy
autor
  • Akademia Górniczo-Hutnicza, Katedra Metrologii
Bibliografia
  • [1] MICROCAP 6.0 Electronic Circuit Analysis Program. Spectrum Software.
  • [2] NE565 Product Specification . www.DataSheet.in
  • [3] P. Horowitz, W. Hill : Sztuka elektroniki. WKŁ Warszawa 1997.
  • [4] J. B. Calvert: The Phase-Locked Loop. www.du.edu/~etutle/electron/elect12.htm
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-98784875-740d-43b4-bfdb-8985a0596954
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.