PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Niskomocowy komparator z zatrzaskiem przeznaczony do cyfrowego przetwornika obrazu CMOS

Autorzy
Wybrane pełne teksty z tego czasopisma
Identyfikatory
Warianty tytułu
EN
A low-power latched analog comparator for digital CMOS image sensor
Języki publikacji
PL
Abstrakty
PL
W artykule zaproponowano realizację analogowego niskomocowego komparatora z zatrzaskiem przeznaczonego do cyfrowego piksela CMOS. Komparator zaprojektowano w technologii 0,35 μm CMOS. Układ zoptymalizowano pod kątem obniżenia poboru mocy ze źródła zasilającego i powierzchni topografii. W projekcie zastosowano techniki redukcji poboru mocy statycznej i dynamicznej. Komparator przebadano symulacyjnie w układzie cyfrowego piksela z przetwornikiem A/C typu single-slope. Układ zasilany napięciem 3,3 V pobiera moc 1,8 μW przy założeniu 100 tysięcy cykli konwersji A/C na sekundę i zajmuje powierzchnię 220 μm2.
EN
This article proposes realisation of a low power latched analog comparator dedicated for a CMOS digital pixel. The comparator was designed in 0.35 μm CMOS technology. The comparator was optimized for power consumption and layout area reduction. In design of the circuit techniques of static and dynamic power reduction was applied. The comparator was tested by simulation in a digital pixel using A/D single-slope converter. The comparator powered from 3.3 V supply consumes power of 1.8 μW at 100 thousands A/D conversion cycles per seconds and occupies an area of 220 μm2.
Słowa kluczowe
Rocznik
Strony
57--60
Opis fizyczny
Bibliogr. 9 poz., rys., tab.
Twórcy
autor
  • Politechnika Gdańska, Wydział Elektroniki Telekomunikacji i Informatyki, ul. Narutowicza 11/12, 80- 233 Gdańsk
Bibliografia
  • [1] El Gamal A., Eltoukhy H., CMOS image sensors, IEEE Circuits and Devices Magazine, Vol. 21, Issue 3, 6-20, 2005
  • [2] Dudek P., Carey S.J., A General-purpose 128x128 SIMD processor array with integrated image sensor, Electronics Letters, Vol. 42, no. 12, 678-679, June 2006
  • [3] Lopich A., Dudek P., A SIMD Cellular Processor Array Vision Chip With Asynchronous Processing Capabilities, IEEE Trans. Circuits Syst. I, vol. 58, no. 10, 2420-2431, 2011
  • [4] Kleinfelder S., Lim S., Liu X., El Gamal A., A 10 000 Frames/s CMOS Digital Pixel Sensor, IEEE J. Solid-State Circuits, vol. 36, no. 12, 2049-2058, 2001
  • [5] Kitchen A., Bermak A., Bouzerdoum A., A Digital Pixel Sensor Array With Programmable Dynamic Range, IEEE Trans. Electron Devices, vol. 52, no. 12, 2591-2601, 2005
  • [6] Snoeij M.F., Theuwissen A.J.P., Huijsing J.H., A 1.8 V 3.2 μW comparator for use in a CMOS imager column-level singleslope ADC, IEEE International Symposium on Circuits and Systems 2005, Vol. 6, 6162-6165, 2005
  • [7] Tongxi Wang, Xiwei Huang, Mei Yan, Hao Yu, Kiat Seng Yeo Cevik, I., Suat Ay, A 96×96 1V ultra-low power CMOS image sensor for biomedical application, IEEE Asia Pacific Conference on Circuits and Systems (APCCAS), 2012, Vol. 1, 13-16, 2012
  • [8] Jakusz J., Kłosowski M., Jendernalik W., Blakiewicz G., Pikselowy cyfrowy układ CDS przeznaczony do przetwornika obrazu CMOS, Przegląd Elektrotechniczny, nr 10 (2013), 83-85, 2013
  • [9] Jendernalik W., Blakiewicz G., Jakusz J., Szczepański S., A nine-input 1.25 mW, 34 ns CMOS analog median filter for image processing in real time, Analog Integrated Circuits And Signal Processing, Vol. 76., 233-243, 2013
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-835b0bb8-85ec-44f1-8d50-0235d9e7f52a
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.