PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

Specjalizowane systemy cyfrowe realizowane w technice programowalnej

Identyfikatory
Warianty tytułu
EN
Specialized digital systems implemented in programmable technology
Języki publikacji
PL
Abstrakty
PL
Omówiono zastosowanie układów programowalnych FPGA do realizacji specjalizowanych systemów cyfrowych w takich obszarach, jak radio definiowane programowo SDR. sieć definiowana programowo SDN, wysokowydajne systemy obliczeniowe HPC czy systemy wbudowane SoPC Przedstawiono przykłady systemów cyfrowych oraz metody projektowania opracowane dla wymienionych zastosowań w Zakładzie Podstaw Telekomunikacji Instytutu Telekomunikacji Politechniki Warszawskiej.
EN
Application of FPGA programmable devices for implementation of specialized digital systems in the area of software defined radio SDR, software defined network SDN, high performance computing HPC and embedded systems SoPC is discussed in the paper Examples of digital systems and design methodologies developed in Telecommunications Fundamental Division are presented.
Słowa kluczowe
PL
FPGA   SoPC   SDR   SDN   HPC  
EN
FPGA   SoPC   SDR   SDN   HPC  
Rocznik
Tom
Strony
63--67
Opis fizyczny
Bibliogr. 12 poz., rys.
Twórcy
autor
  • Wydział Elektroniki i Technik Informacyjnych Politechniki Warszawskiej
  • Wydział Elektroniki i Technik Informacyjnych Politechniki Warszawskiej
  • Wydział Elektroniki i Technik Informacyjnych Politechniki Warszawskiej
Bibliografia
  • [1] Burakowski W (ed.): Specyfikacja Systemu IIP - poziom 1 i 2- wersja 1, Raport projektu „Inżynieria Internetu Przyszłości", POIG.01.01.02-00045/09-00, 2011
  • [2] Majkowski P., Rawski M., Wojciechowski T., Kotulski Z., Wojtyński M.: Heterogenic Distributed System for Cryptanalysis of Elliptic Curve Based Cryptosystems, Proceedings International Conference on Systems Engineering ICSEng 2008 (Edited by Henry Selvaraj and Manusz Rawski), Las Vegas, Nevada, USA, 19-21 2008
  • [3] Orkiszewski M., Wojciechowski T., Rawski M.: System-on-Chip solution for cryptoanalysis of eliptic curve based ciphers. Miesięcznik Naukowo-Techniczny Pomiary Automatyka Kontrola. Vol 56, nr 7, 2010
  • [4] Rawski M., Falkowski B.J., Łuba T.: Digital Signal Processing Designing for FPGA Architectures, w Facta Universitatis (Nisz). Senes: Electronics and Energetics, vol. 20, no. 3, Nisz, 2007
  • [5] Rawski M., Tomaszewicz P.,Falkowski B.J., ŁubaT.:Application of Advanced Logic Synthesis in FPGA-based Implementations of Digital Filters, Design & Architectures for Signal and Image Processing DASIP 2007, Grenoble, 2007
  • [6] Rawski M., Wojtyński M., Wojciechowski T., Majkowski P.: Distributed Arithmetic Based Implementation of Fourier Transform Targeted at FPGA Architectures, Proceedings of the 14th International Conference Mixed Design of Integrated Circuits and Systems MIXDES 2007, sCiechocinek, Poland 21 -23 June, 2007
  • [7] Rawski M., Borowik G., Łuba T., Tomaszewicz P., Falkowski B.J.: Logic Synthesis Strategy for FPGAs with Embedded Memory Blocks, Proceedings of the 16th International Conference Mixed Design of Integrated Circuits and Systems MIXDES 2009, Łódź, 2009
  • [8] Rawski M.: Modified Distributed Arithmetic Concept tor Implementations Targeted at Heterogeneous FPGAs, International Journal of Electronics and Telecommunications, Vol. 56, Issue 4, Warszawa 2010
  • [9] Rawski M., Szotkowski P., Tomaszewicz P.: Sprzętowa realizacja platformy wirtualizacji dla systemu IIP wykorzystująca NetFPGA, Krajowe Sympozjum Telekomunikacji i Teleinformatyki KSTiT’2012. Warszawa-Miedzeszyn 12-14 września 2012, Przegląd Telekomunikacyjny i Wiadomości Telekomunikacyjne, vol. nr 8-9, 2012
  • [10] Staworko M., Rawski M.: Application of Modified Distributed Arithmetic Concept in FIR Filter Implementations Targeted at Heterogeneous FPGAs, Przegląd Elektrotechniczny (Electrical Review), R. 88 nr 6/2012
  • [11] Tomaszewicz P., Rawski M., Zbysiński P.: Advanced Synthesis Of Digital Filters Based On Distributed Arithmetic Concept For FPGAs, Proceedings of IFAC Workshop on Programmable Devices and Systems PDS 2004, Kraków, 2004
  • [12] Wandowski T., Malinowski P., Ostachowicz W., Łuba T., Borowik G., Rawski M., and Tomaszewicz P.: Embedded signal processing subsystem for SHM, 3rd International Conference of Engineering Against Failure (ICEAF III), Kos, Greece, 2013
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-78361876-f095-4fd4-b468-733627338046
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.