PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Tytuł artykułu

System sterowania silnika SRM z zastosowaniem układu FPGA

Treść / Zawartość
Identyfikatory
Warianty tytułu
EN
Control of SRM motor based on FPGA
Języki publikacji
PL
Abstrakty
PL
Artykuł omawia zagadnienie sterowania pracą 4-pasmowego silnika reluktancyjnego przełączalnego SRM 8/6. Układ sterowania silnika został zbudowany na bazie układu FPGA Artix-7 XC7A35T-L1CSG324I. Zastosowanie układu FPGA umożliwia nie tylko realizację podstawowych metod sterowania pracą silnika, ale również implementację zaawansowanych metod sterowania, umożliwiających np. istotne poszerzenie zakresu pracy silnika ze stałą mocą wyjściową. W pracy ograniczono się do prezentacji podstawowych metod sterowania uruchomionych w układzie rzeczywistym czteropasmowego silnika reluktancyjnego przełączalnego. Zamieszczono wnioski dotyczące implementacji wybranych algorytmów sterowania w układzie sterowania z zastosowaniem układu FPGA.
EN
Paper describes the problem of 4-phase switched reluctance motor SRM 8/6 control. The motor control system was build based on Artix-7 XC7A35T-L1CSG324I FPGA module. The use of the FPGA makes possible implementation not only basic control methods, but also an advanced control methods which, for example, allow to increase the motor output constant power range. In paper only the basic control methods of 4-phase switched reluctance motor were presented. Conclusions related to implementation chosen control methods in FPGA based system were given.
Rocznik
Strony
80--85
Opis fizyczny
Bibliogr. 14 poz., rys., wykr.
Twórcy
  • Politechnika Rzeszowska Wydział Elektrotechniki i Informatyki
  • Politechnika Rzeszowska Wydział Elektrotechniki i Informatyki
  • Politechnika Rzeszowska Wydział Elektrotechniki i Informatyki
Bibliografia
  • [1] Miller T.J.E.: Electronic Control of Switched Reluctance Machines. Newnes, 2001.
  • [2] Jun-Young Lim, Yun-Chul Jung, Sang-Young Kim, Jung-Chul Kim: Single Phase Switched Reluctance Motor for Vacuum Cleaner. IEEE International Symposium on Industrial Electronics (ISIE), 2001.
  • [3] Jin Hong, Hongsik Hwang, Jeonghyun Cho, Cheewoo Lee: Design of a switched reluctance machine assisted by DC field windings for a turbo blower. Energy Conversion Congress and Exposition (ECCE), 2015.
  • [4] Kachapornkul S., Somsiri P., Pupadubsin R., Nulek N., Chayopitak N.: Low cost high speed switched reluctance motor drive for supercharger applications. 15th International Conference on Electrical Machines and Systems (ICEMS), 2012.
  • [5] Gabor R., Mynarek P., Kowal M.: Koncepcja i obliczenia parametrów przełączalnego silnika reluktancyjnego z wirnikiem zewnętrznym do napędu roweru. „Przegląd Elektrotechniczny” 2(93)/2017.
  • [6] Sihem Saidani, Moez Ghariani: Switched Reluctance Machine For A Starter-Alternator MicroHybrid Car. International Conference on Control, Engineering & Information Technology (CEIT), 2014.
  • [7] Wang X., Yang Z., Wang T., He D., Huo Y., Cheng H., Yu G.: Design of a wide speed range control strategy of switched reluctance motor for electric vehicles. IEEE International Conference on Information and Automation, 2015.
  • [8] Maurice B.: ST62 microcontrollers drive home appliance motor technology – application note. http://www.st.com.
  • [9] Qingqing Ma, Daqiang Bi, Baoming Ge: Digital Control Issue of High Speed Switched Reluctance Motor. IEEE International Symposium on Industrial Electronics, 2012.
  • [10] Saravanan P., Arumugam R., Senthil Kumaran M.: FPGA Based Speed Control of SRM with Optimized Switching Angles by Self Tuning. „Circuits and Systems” 7/2016.
  • [11] Stumpf A., Elton D., Devlin J., Lovatt H.: Benefits of an FPGA based SRM controller. 9th Conference on Industrial Electronics and Applications (ICIEA), 2014.
  • [12] Korkosz M., Powrózek A., Bogusz P.: System sterowania generatora reluktancyjnego przełączalnego z zastosowaniem procesora sygnałowego i układu FPGA. „Maszyny Elektryczne – Zeszyty Problemowe” 3/2015.
  • [13] Pilecki M., Korkosz M.: System sterowania silnika SRM z zastosowaniem układu FPGA. „Maszyny Elektryczne – Zeszyty Problemowe” 3/2018.
  • [14] Ansys Electronics Desktop 2018.
Typ dokumentu
Bibliografia
Identyfikator YADDA
bwmeta1.element.baztech-4ab268e3-bf50-4002-b679-11bd2e09cc00
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.